專利名稱:多相并聯(lián)均流控制方法、裝置及系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明實(shí)施例涉及電源技術(shù),尤其涉及一種多相并聯(lián)均流控制方法、裝置及系統(tǒng)。
背景技術(shù):
大功率電源系統(tǒng)中,由于紋波電流、散熱等影響,經(jīng)常采用多相并聯(lián)的供電技術(shù)。多相并聯(lián)的拓?fù)湓O(shè)計,會將功率平分到每相,進(jìn)而需要計算每相的參數(shù),但是由于各相之間的參數(shù)不可能一致,會有偏差,尤其磁性元器件的偏差有5%左右,電容偏差也有3%左右,器件參數(shù)的差異直接導(dǎo)致紋波、成本、保護(hù)等難以控制。因此,對多相并聯(lián)的均流控制成為多相并聯(lián)技術(shù)必須所面臨的問題。
現(xiàn)有技術(shù)中,通常通過對器件的篩選進(jìn)行控制均流度,如將變壓器的勵磁電感、諧振電容的容值等作為控制量,在加工過程中,按照較小的偏差值進(jìn)行篩選,從而實(shí)現(xiàn)相與相之間的阻抗自然平衡,達(dá)到相與相之間均流的目的。但是,根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選,必然會增加電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度。
發(fā)明內(nèi)容
本發(fā)明實(shí)施例提供一種多相并聯(lián)均流控制方法、裝置及系統(tǒng),以降低電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度,提高電源系統(tǒng)的性能。第一方面,本發(fā)明實(shí)施例提供一種多相并聯(lián)均流控制方法,包括檢測電源系統(tǒng)中每相的輸出電流;將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,以將所述待調(diào)整相的輸出電流減小。第二方面,本發(fā)明實(shí)施例提供一種多相并聯(lián)均流控制裝置,包括檢測單元,用于檢測電源系統(tǒng)中每相的輸出電流,并將所述每相的輸出電流發(fā)送到比較控制單元;比較控制單元,用于接收所述檢測單元發(fā)送的所述每相的輸出電流,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,以將所述待調(diào)整相的輸出電流減小。第三方面,本發(fā)明實(shí)施例提供一種均流電源系統(tǒng),包括多相并聯(lián)的電源系統(tǒng),以及本發(fā)明任一實(shí)施例所述的多相并聯(lián)均流控制裝置。由上述技術(shù)方案可知,本發(fā)明實(shí)施例提供的多相并聯(lián)均流控制方法、裝置及系統(tǒng),檢測電源系統(tǒng)中每相的輸出電流,將每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)預(yù)設(shè)電流和待調(diào)整相的輸出電流生成均流控制信號,控制待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,以將待調(diào)整相的輸出電流減小。通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的增加,而且,還可以避免對器件進(jìn)行篩選造成的工作量增加、成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。
為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作一簡單地介紹,顯而易見地,下面描述中的附圖是本發(fā)明的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動性的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖I為本發(fā)明實(shí)施例提供的一種多相并聯(lián)均流控制方法流程圖;圖2為本發(fā)明實(shí)施例提供的電源系統(tǒng)結(jié)構(gòu)示意圖; 圖3為本發(fā)明實(shí)施例提供的另一種多相并聯(lián)均流控制方法流程圖;圖4為本發(fā)明實(shí)施例提供的再一種多相并聯(lián)均流控制方法流程圖;圖5為本發(fā)明實(shí)施例提供的第一種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖;圖6為本發(fā)明實(shí)施例提供的第二種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖;圖7為本發(fā)明實(shí)施例提供的第三種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖;圖8為本發(fā)明實(shí)施例提供的第四種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖;圖9為本發(fā)明實(shí)施例提供的第四種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖。
具體實(shí)施例方式為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。圖I為本發(fā)明實(shí)施例提供的一種多相并聯(lián)均流控制方法流程圖。如圖I所示,本實(shí)施例提供的多相并聯(lián)均流控制方法具體可以應(yīng)用于對多相并聯(lián)的電源系統(tǒng)的均流控制,該多相并聯(lián)的電源系統(tǒng)具體可以為LLC拓?fù)浣Y(jié)構(gòu)、反激拓?fù)浣Y(jié)構(gòu)或半橋拓?fù)浣Y(jié)構(gòu)等。本實(shí)施例提供的多相并聯(lián)均流控制方法可以通過的多相并聯(lián)均流控制裝置來執(zhí)行,該多相并聯(lián)均流控制裝置可以采用軟件和/或硬件的形式來實(shí)現(xiàn)。圖2為本發(fā)明實(shí)施例提供的電源系統(tǒng)結(jié)構(gòu)示意圖,如圖2所示,該電源系統(tǒng)為LLC拓?fù)浣Y(jié)構(gòu),該電源系統(tǒng)三相并聯(lián)輸出為負(fù)載供電,每相的輸出均設(shè)置有兩個輸出控制開關(guān)Q,輸出控制開關(guān)Q在原始控制信號的控制下導(dǎo)通或關(guān)斷,該原始控制信號具體為脈寬調(diào)制(Pulse Width Modulation,簡稱PWM)信號。以下結(jié)合圖2對本發(fā)明實(shí)施例進(jìn)行說明,但本領(lǐng)域技術(shù)人員可以理解的是,本發(fā)明并不以此為限。本實(shí)施例提供的多相并聯(lián)均流控制方法具體包括步驟10、檢測電源系統(tǒng)中每相的輸出電流;步驟20、將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)Q延時導(dǎo)通,以將所述待調(diào)整相的輸出電流減小。具體地,檢測電源系統(tǒng)中每相的輸出電流,可以通過采樣電阻的方式對每相的輸出電流進(jìn)行檢測,也可以通過其他方式檢測每相的輸出電流。預(yù)設(shè)電流具體可以為預(yù)先設(shè)置的希望電源系統(tǒng)每相所輸出的電流,將電源系統(tǒng)的每相的輸入電流分別與該預(yù)設(shè)電流進(jìn)行比較,將比該預(yù)設(shè)電流大的輸出電流所對應(yīng)的相作為待調(diào)整相,可以根據(jù)待調(diào)整相的輸出電流與預(yù)設(shè)電流的差值生成均流控制信號,控制待調(diào)整相的輸出控制開關(guān)Q延時導(dǎo)通,即當(dāng)電源系統(tǒng)某一相的輸出電流過高時,通過控制輸出控制開關(guān)Q實(shí)現(xiàn)將該待調(diào)整相的輸出電流減小。在實(shí)際應(yīng)用中,輸出控制開關(guān)Q具體可以為絕緣柵雙極型晶體管(Insulated GateBipolar Transistor,簡稱IGBT)與二極管并聯(lián)所構(gòu)成的電子開關(guān),由于IGBT在導(dǎo)通時的等效電阻比二極管要低,所以當(dāng)IGBT關(guān)斷時,電流通過二極管傳輸,可以帶來一定的壓降,以使輸出電流減小。 均流控制信號具體可以為將原始控制信號調(diào)整后的控制信號,也可以為新生成的控制信號,該均流控制信號可以代替原始控制信號直接作用于輸出控制開關(guān)Q,以控制輸出控制開關(guān)Q的導(dǎo)通或關(guān)斷。本實(shí)施例提供的多相并聯(lián)均流控制方法,檢測電源系統(tǒng)中每相的輸出電流,將每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)預(yù)設(shè)電流和待調(diào)整相的輸出電流生成均流控制信號,控制待調(diào)整相的輸出控制開關(guān)Q延時導(dǎo)通,以將待調(diào)整相的輸出電流減小。通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)Q延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的增加,而且,還可以避免對器件進(jìn)行篩選造成的工作量增加、成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。圖3為本發(fā)明實(shí)施例提供的另一種多相并聯(lián)均流控制方法流程圖。如圖3所示,在本實(shí)施例中,步驟20,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較之前,具體還可以包括如下步驟步驟30、將所述每相的輸出電流進(jìn)行平均處理生成所述預(yù)設(shè)電流。將每相的輸出電流的平均值作為預(yù)設(shè)電流,該預(yù)設(shè)電流可以根據(jù)輸出電流的調(diào)整而變化,可以提高均流控制的適應(yīng)性。在本實(shí)施例中,步驟20,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)Q延時導(dǎo)通,包括步驟201、將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,計算所述待調(diào)整相的輸出電流與所述預(yù)設(shè)電流的差值;步驟202、根據(jù)所述差值生成延時時間,根據(jù)所述延時時間生成所述均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)Q在所述延時時間內(nèi)關(guān)斷。
具體地,在實(shí)際的實(shí)現(xiàn)過程中,可以將每相的輸出電流分別與預(yù)設(shè)電流比較大小,以確定比預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,再計算該待調(diào)整相的輸出電流與預(yù)設(shè)電流的差值。也可以先分別計算每相的輸出電流與預(yù)設(shè)電流的差值,再根據(jù)差值的正負(fù)確定比預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相。在一種實(shí)現(xiàn)方式中,均流控制信號為新生成的控制信號,該均流控制信號也為PWM信號,根據(jù)待調(diào)整相的輸出電流與預(yù)設(shè)電流的差值生成延時時間,再根據(jù)該延時時間生成該均流控制信號,均流控制信號的占空比可以體現(xiàn)該延時時間,通過該均流控制信號控制輸出控制開關(guān)Q在延時時間內(nèi)關(guān)斷,以將該待調(diào)整相的輸出電流減小。本實(shí)施例提供的多相并聯(lián)均流控制方法,檢測電源系統(tǒng)中每相的輸出電流,將每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)預(yù)設(shè)電流和待調(diào)整相的輸出電流生成均流控制信號,控制待調(diào)整相的輸出控制開關(guān)Q延時導(dǎo)通,以將待調(diào)整相的輸出電流減小。通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)Q延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù) 雜度的増加,而且,還可以避免對器件進(jìn)行篩選造成的工作量増加、成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。圖4為本發(fā)明實(shí)施例提供的再一種多相并聯(lián)均流控制方法流程圖。如圖4所示,在本實(shí)施例中,步驟20,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,具體可以包括如下步驟步驟211、將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,計算所述待調(diào)整相的輸出電流與所述預(yù)設(shè)電流的差值;步驟212、在預(yù)設(shè)時鐘周期內(nèi),將基準(zhǔn)信號以預(yù)設(shè)增長速度升高,將所述基準(zhǔn)信號與所述差值進(jìn)行比較,生成延時信號;其中,當(dāng)所述基準(zhǔn)信號小于所述差值時,所述延時信號為低電平,當(dāng)所述基準(zhǔn)信號不小于所述差值時,所述延時信號為高電平;步驟213、將所述延時信號與原始控制信號進(jìn)行與處理,生成所述均流控制信號,其中,所述預(yù)設(shè)時鐘周期與所述原始控制信號的時鐘周期相等。在另ー種實(shí)現(xiàn)方式中,均流控制信號可以為將原始控制信號調(diào)整后的控制信號,則可以在原始控制信號的時鐘周期內(nèi),將基準(zhǔn)信號以預(yù)設(shè)增長速度升高,該基準(zhǔn)信號的初始值可以為0,也可以設(shè)為其他預(yù)設(shè)值,可以根據(jù)電源系統(tǒng)可以承受的各相輸出電流的不均衡的范圍來設(shè)置該基準(zhǔn)信號的初始值。例如,待調(diào)整相的輸出電流與預(yù)設(shè)電流的差值在OA到0. 5A的范圍內(nèi)是允許的,則可以將該基準(zhǔn)信號的初始值設(shè)為0. 5A。當(dāng)基準(zhǔn)信號小于差值時,生成的延時信號為低電平,當(dāng)基準(zhǔn)信號大于該差值時,生成的延時信號為高電平。再將該延時信號與原始控制信號相與生成均流控制信號,則當(dāng)基準(zhǔn)信號小于該差值時,均流控制信號為低電平,當(dāng)該基準(zhǔn)信號大于該差值時,生成的均流控制信號為原始控制信號。本實(shí)施例提供的多相并聯(lián)均流控制方法,檢測電源系統(tǒng)中每相的輸出電流,將每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)預(yù)設(shè)電流和待調(diào)整相的輸出電流生成均流控制信號,控制待調(diào)整相的輸出控制開關(guān)Q延時導(dǎo)通,以將待調(diào)整相的輸出電流減小。通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)Q延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的増加,而且,還可以避免對器件進(jìn)行篩選造成的工作量増加、成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。圖5為本發(fā)明實(shí)施例提供的第一種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖。如圖5所示,本實(shí)施例提供的多相并聯(lián)均流控制裝置可以實(shí)現(xiàn)本發(fā)明任意實(shí)施例提供的多相并聯(lián)均流控制方法的各個步驟,此不再贅述。本實(shí)施例提供的多相并聯(lián)均流控制裝置具體包括檢測單元11和比較控制単元12。檢測單元11,用于檢測電源系統(tǒng)中每相的輸出電流,并將所述每相的輸出電流發(fā)送到比較控制單元12 ;
比較控制単元12,用于接收檢測單元11發(fā)送的所述每相的輸出電流,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,以將所述待調(diào)整相的輸出電流減小。本實(shí)施例提供的多相并聯(lián)均流控制裝置,檢測單元11檢測電源系統(tǒng)中每相的輸出電流,比較控制単元12將每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)預(yù)設(shè)電流和待調(diào)整相的輸出電流生成均流控制信號,控制待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,以將待調(diào)整相的輸出電流減小。通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的増加,而且,還可以避免對器件進(jìn)行篩選造成的工作量増加,成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。圖6為本發(fā)明實(shí)施例提供的第二種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖。如圖6所示,在本實(shí)施例中,該多相并聯(lián)均流控制裝置具體還可以包括平均単元13,平均単元13用于將所述每相的輸出電流進(jìn)行平均處理生成所述預(yù)設(shè)電流。將每相的輸出電流的平均值作為預(yù)設(shè)電流,該預(yù)設(shè)電流可以根據(jù)輸出電流的調(diào)整而變化,可以提高均流控制的適應(yīng)性。在本實(shí)施例中,所述比較控制單元12包括第一差值計算子単元21和延時控制子単元22。第一差值計算子単元21用于將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,計算所述待調(diào)整相的輸出電流與所述預(yù)設(shè)電流的差值。延時控制子単元22用于根據(jù)所述差值生成延時時間,根據(jù)所述延時時間生成所述均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)在所述延時時間內(nèi)關(guān)斷。在實(shí)際應(yīng)用中,第一差值計算子単元21和延時控制子単元22均可以通過數(shù)字信號處理(Digital Signal Processing,簡稱DSP)來實(shí)現(xiàn),也可以分別通過具體的硬件電路來實(shí)現(xiàn)。對于比預(yù)設(shè)電流小的輸出電流所對應(yīng)的相,DSP可以生成原始控制信號來控制上述不需要進(jìn)行調(diào)整的相的輸出控制開關(guān)。
本實(shí)施例提供的多相并聯(lián)均流控制裝置,通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的増加,而且,還可以避免對器件進(jìn)行篩選造成的工作量増加,成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。圖7為本發(fā)明實(shí)施例提供的第三種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖。如圖7所示,在本實(shí)施例中,所述比較控制單元12包括第二差值計算子単元31、延時子単元32和均流控制信號生成子単元33。第二差值計算子単元31用于將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,計算所述待調(diào)整相的輸出電流與所述預(yù)設(shè)電流的差值。延時子単元32用于在預(yù)設(shè)時鐘周期內(nèi),將基準(zhǔn)信號以預(yù)設(shè)增長速度升高,將所述基準(zhǔn)信號與所述差值進(jìn)行比較,生成延時信號;其中,當(dāng)所述基準(zhǔn)信號小于所述差值時,所述延時信號為低電平,當(dāng)所述基準(zhǔn)信號不小于所述差值時,所述延時信號為高電平。均流控制信號生成子単元33用于將所述延時信號與原始控制信號進(jìn)行與處理,生成所述均流控制信號,其中,所述預(yù)設(shè)時鐘周期與所述原始控制信號的 時鐘周期相等。在實(shí)際應(yīng)用中,第二差值計算子単元31、延時子単元32和均流控制信號生成子單元33均可以通過數(shù)字信號處理(Digital Signal Processing,簡稱DSP)來實(shí)現(xiàn),也可以分別通過硬件電路來實(shí)現(xiàn)。本實(shí)施例提供的多相并聯(lián)均流控制裝置,通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的増加,而且,還可以避免對器件進(jìn)行篩選造成的工作量増加,成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。圖8為本發(fā)明實(shí)施例提供的第四種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖。如圖8所示,所述平均単元13包括第一運(yùn)算放大器Ul和第一電阻Rl,所述第一運(yùn)算放大器Ul的同相輸入端輸入所述每相的輸出電流的和,所述第一運(yùn)算放大器Ul的輸出端經(jīng)過所述第一電阻Rl與所述第一運(yùn)算放大器Ul的反相輸入端相連,所述第一運(yùn)算放大器Ul的輸出端與所述第二差值計算子単元31相連,所述第一運(yùn)算放大器Ul的輸出端輸出所述預(yù)設(shè)電流。具體地,檢測到的每相的輸出電流可以分別經(jīng)過第四電阻R4匯聚輸入第一運(yùn)算放大器Ul的同相輸入端,以形成每相的輸出電流的和,若電源系統(tǒng)為三相并聯(lián),則第四電阻R4的數(shù)量為三個,三個第四電阻R4 —端連接后與第一運(yùn)算放大器Ul的同相輸入端相連??梢愿鶕?jù)相數(shù)設(shè)置第一電阻Rl與第四電阻R4的比例關(guān)系,以實(shí)現(xiàn)對每相的輸出電流的和的平均。在本實(shí)施例中,所述第二差值計算子単元31包括分別對應(yīng)于所述每相設(shè)置的差分放大器。所述差分放大器包括第二運(yùn)算放大器U2、第二電阻R2和第三電阻R3,所述第二運(yùn)算放大器U2的同相輸入端輸入所對應(yīng)相的輸出電流,所述第二運(yùn)算放大器U2的反相輸入端經(jīng)過所述第二電阻R2與所述平均単元13的第一運(yùn)算放大器Ul的輸出端相連,所述第ニ運(yùn)算放大器U2的輸出端經(jīng)過所述第三電阻R3與所述第二運(yùn)算放大器U2的反相輸入端相連,所述第二運(yùn)算放大器U2的輸出端與所述延時子単元32相連。具體地,差分放大器的數(shù)量與電源系統(tǒng)的相數(shù)相對應(yīng),若電源系統(tǒng)為三相并聯(lián),差分放大器的數(shù)量也為三個。當(dāng)檢測到的某一相的輸出電流大于預(yù)設(shè)電流時,該差分放大器輸出為輸出電流與預(yù)設(shè)電流的差值,該差值為正值,以確定該相為待調(diào)整相,當(dāng)檢測到的某一相的輸出電流不大于預(yù)設(shè)電流,則該差分放大器輸出為一負(fù)值或O。在本實(shí)施例中,所述差分放大器還可以包括與所述第三電阻R3并聯(lián)的第二電容C2。通過第二電容C2的設(shè)置,可以使第二運(yùn)算放大器U2對差值輸入進(jìn)行差分,從而達(dá)到穩(wěn)定的、最終的輸出,可以提高均流控制的穩(wěn)定性。在本實(shí)施例中,所述延時子単元32包括分別對應(yīng)于每個所述差分放大器設(shè)置的延時器,所述延時器包括第三運(yùn)算放大器U3、電流源S、第一電容Cl和復(fù)位開關(guān)W,所述電 流源S、所述第一電容Cl和所述復(fù)位開關(guān)W并聯(lián)后連接在所述第三運(yùn)算放大器U3的同相輸入端和地接點(diǎn)GND之間,所述復(fù)位開關(guān)W以預(yù)設(shè)時鐘周期進(jìn)行復(fù)位,所述第三運(yùn)算放大器U3的反相輸入端與所對應(yīng)的所述差分放大器的第二運(yùn)算放大器U2的輸出端相連,所述第三運(yùn)算放大器U3的輸出端與所述均流控制信號生成子単元33相連。具體地,延時器的數(shù)量與電源系統(tǒng)的相數(shù)相對應(yīng),若電源系統(tǒng)為三相并聯(lián),延時器的數(shù)量也為三個,一個延時器和ー個差分放大器相連。當(dāng)差分放大器輸出為正的差值時,在原始控制信號的一個時間周期,電流源S為第一電容Cl充電,則第一電容Cl兩端的電壓以預(yù)設(shè)增長速度升高,以形成上述基準(zhǔn)信號。當(dāng)?shù)谝浑娙軨l兩端的電壓小于上述差值時,延時器的輸出為低電平,當(dāng)?shù)谝浑娙軨l兩端的電壓大于或等于上述差值時,延時器的輸出為高電平。在原始控制信號的一個時鐘周期,復(fù)位開關(guān)W復(fù)位一次,即將第一電容Cl蓄積的電能釋放。因此,在每個時鐘周期內(nèi),第一電容Cl兩端的電壓都會從0開始以預(yù)設(shè)增長速度升高,可以根據(jù)該預(yù)設(shè)增長速度設(shè)置第一電容Cl的參數(shù)。當(dāng)差分放大器的輸出為負(fù)值或0時,延時器的輸出為高電平。若該基準(zhǔn)信號的初始值不為0,則可以將第一電容Cl串聯(lián)ー電阻后再與電流源S并聯(lián)。在本實(shí)施例中,所述均流控制信號生成子単元33包括分別對應(yīng)于每個所述延時器設(shè)置的與門U4,所述與門U4的第一輸入端與所述延時器的第三運(yùn)算放大器U3的輸出端相連,所述與門U4的第二輸入端輸入所述原始控制信號,所述與門U4的輸出端輸出所述均流控制信號。具體地,與門U4的數(shù)量與電源系統(tǒng)的相數(shù)相對應(yīng),若電源系統(tǒng)為三相并聯(lián),與門U4的數(shù)量也為三個,一個與門U4和一個延時器相連。與門U4的第一輸入端與延時器相連,與門U4第二輸入端輸入原始控制信號,貝U當(dāng)延時器的輸出為低電平時,與門U4的輸出為低電平,延時器的輸出為高電平時,與門U4的輸出為該原始控制信號。以電源系統(tǒng)為A、B和C三相并聯(lián)為例,本實(shí)施例提供的多相并聯(lián)均流控制裝置對該電源系統(tǒng)的均流控制工作過程具體為分別檢測A、B和C三相的輸出電流,將每相的輸出電流輸入至平均単元13的第一運(yùn)算放大器Ul的同相輸入端,第一運(yùn)算放大器Ul的輸出端輸出預(yù)設(shè)電流。將該預(yù)設(shè)電流分別輸入各個第二差值計算子単元31的第二運(yùn)算放大器U2的反相輸入端,第二運(yùn)算放大器U2的同相輸入端輸入對應(yīng)相的輸出電流,該第二運(yùn)算放大器U2的輸出端輸出差值。例如,A相的輸出電流大于該預(yù)設(shè)電流,B相和C相的輸出電流均小于該預(yù)設(shè)電流。則對應(yīng)于A相的第二運(yùn)算放大器U2的輸出為正值,對應(yīng)于B相和C相的第二運(yùn)算放大器U2的輸出為負(fù)值或O。對應(yīng)于A相的延時器中電流源S為第一電容Cl充電形成該基準(zhǔn)信號,當(dāng)基準(zhǔn)信號小于該差值時,延時器的輸出為低電平,則對應(yīng)于A相的與門U4的輸出為低電平,控制A相的輸出控制開關(guān)關(guān)斷,當(dāng)基準(zhǔn)信號不小于該差值時,延時器的輸出為高電平,則對應(yīng)于A相的與門U4的輸出為原始控制信號,A相的輸出控制開關(guān)受到原始控制信號的控制。B相和C相的輸出控制開關(guān)均受到原始控制信號的控制。本實(shí)施例提供的多相并聯(lián)均流控制裝置,通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的増加,而且,還可以避免對器件進(jìn)行篩選造成的工作量増加,成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。圖9為本發(fā)明實(shí)施例提供的第四種多相并聯(lián)均流控制裝置結(jié)構(gòu)示意圖。如圖9所 示,在本實(shí)施例中,圖6所示實(shí)施例的第一差值計算子単元21也可以采用與圖8所示的與第二差值計算子単元31相同的電路結(jié)構(gòu)來實(shí)現(xiàn),延時控制子単元22可以通過DSP來實(shí)現(xiàn),其具體實(shí)現(xiàn)過程與圖6所示實(shí)施例描述的實(shí)現(xiàn)過程類似,在此不再贅述。本實(shí)施例提供的多相并聯(lián)均流控制裝置,通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的増加,而且,還可以避免對器件進(jìn)行篩選造成的工作量増加,成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。本發(fā)明實(shí)施例提供ー種均流電源系統(tǒng),該均流電源系統(tǒng)包括多相并聯(lián)的電源系統(tǒng),以及本發(fā)明任意實(shí)施例提供的多相并聯(lián)均流控制裝置。該多相并聯(lián)的電源系統(tǒng)具體可以為LLC拓?fù)浣Y(jié)構(gòu)、反激拓?fù)浣Y(jié)構(gòu)或半橋拓?fù)浣Y(jié)構(gòu)等,其拓?fù)浣Y(jié)構(gòu)可以為多種形式,只要為多相并聯(lián)的電源系統(tǒng)即可。通過多相并聯(lián)均流控制裝置對該多相并聯(lián)的電源系統(tǒng)進(jìn)行均流控制以實(shí)現(xiàn)均流電源系統(tǒng)的過程具體可以參見上述實(shí)施例所描述的技術(shù)方案,在此不再贅述。本實(shí)施例提供的均流電源系統(tǒng),通過對每相的輸出電流的檢測,通過將輸出控制開關(guān)延時導(dǎo)通,將大于預(yù)設(shè)電流的輸出電流減小,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,可以避免根據(jù)高精度的指標(biāo)進(jìn)行器件的篩選造成的電源系統(tǒng)的實(shí)現(xiàn)復(fù)雜度的增カロ,而且,還可以避免對器件進(jìn)行篩選造成的工作量増加,成本增高的問題。即使電源系統(tǒng)在使用一段時間后,由于器件老化造成器件參數(shù)較大的偏差,也可以實(shí)現(xiàn)該電源系統(tǒng)的輸出均流,提高了電源系統(tǒng)的性能。本說明書中的各個實(shí)施例均采用遞進(jìn)的方式描述,各個實(shí)施例之間相同相似的部分互相參見即可,每個實(shí)施例重點(diǎn)說明的都是與其他實(shí)施例的不同之處。尤其,對于裝置實(shí)施例而言,由于其基本相似于方法實(shí)施例,所以描述得比較簡單,相關(guān)之處參見方法實(shí)施例的部分說明即可。以上所描述的裝置實(shí)施例僅僅是示意性的,其中所述作為分離部件說明的単元可以是或者也可以不是物理上分開的,作為單元顯示的部件可以是或者也可以不是物理単元,即可以位于ー個地方,或者也可以分布到多個網(wǎng)絡(luò)単元上??梢愿鶕?jù)實(shí)際的需要選擇其中的部分或者全部模塊來實(shí)現(xiàn)本實(shí)施例方案的目的。本領(lǐng)域普通技術(shù)人員在不付出創(chuàng)造性勞動的情況下,即可以理解并實(shí)施。本領(lǐng)域普通技術(shù)人員可以意識到,結(jié)合本文中所公開的實(shí)施例描述的各示例的單元及算法步驟,能夠以電子硬件、或者計算機(jī)軟件和電子硬件的結(jié)合來實(shí)現(xiàn)。這些功能究竟以硬件還是軟件方式來執(zhí)行,取決于技術(shù)方案的特定應(yīng)用和設(shè)計約束條件。專業(yè)技術(shù)人員可以對每個特定的應(yīng)用來使用不同方法來實(shí)現(xiàn)所描述的功能,但是這種實(shí)現(xiàn)不應(yīng)認(rèn)為超出本發(fā)明的范圍。本領(lǐng)域普通技術(shù)人員可以理解實(shí)現(xiàn)上述方法實(shí)施例的全部或部分步驟可以通過程序指令相關(guān)的硬件來完成,前述的程序可以存儲于ー計算機(jī)可讀取存儲介質(zhì)中,該程序在執(zhí)行時,執(zhí)行包括上述方法實(shí)施例的步驟;而前述的存儲介質(zhì)包括U盤、移動硬盤、只讀存儲器(ROM, Read-Only Memory)、隨機(jī)存取存儲器(RAM, Random Access Memory)、磁碟或者光盤等各種可以存儲程序代碼的介質(zhì)。通過以上的實(shí)施方式的描述,所屬領(lǐng)域的技術(shù)人員可以清楚地了解到本發(fā)明可借助軟件加必需的通用硬件的方式來實(shí)現(xiàn),通用硬件包括通用集成電路、通用CPU、通用存儲器、通用元器件等,當(dāng)然也可以通過專用硬件包括專用集成電路、專用CPU、專用存儲器、專用元器件等來實(shí)現(xiàn),但很多情況下前者是更佳的實(shí)施方式。基于這樣的理解,本發(fā)明的技術(shù)方案本質(zhì)上或者說對現(xiàn)有技術(shù)做出貢獻(xiàn)的部分可以以軟件產(chǎn)品的形式體現(xiàn)出來,該計算機(jī)軟件產(chǎn)品存儲在可讀取的存儲介質(zhì)中,如計算機(jī)的軟盤,硬盤或光盤等,包括若干指令用以使得一臺計算機(jī)設(shè)備(可以是個人計算機(jī),服務(wù)器,或者網(wǎng)絡(luò)設(shè)備等)執(zhí)行本發(fā)明各個實(shí)施例的方法。最后應(yīng)說明的是以上實(shí)施例僅用以說明本發(fā)明的技術(shù)方案,而非對其限制;盡管參照前述實(shí)施例對本發(fā)明進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解其依然 可以對前述各實(shí)施例所記載的技術(shù)方案進(jìn)行修改,或者對其中部分技術(shù)特征進(jìn)行等同替換;而這些修改或者替換,并不使相應(yīng)技術(shù)方案的本質(zhì)脫離本發(fā)明各實(shí)施例技術(shù)方案的范圍。
權(quán)利要求
1.一種多相并聯(lián)均流控制方法,其特征在于,包括 檢測電源系統(tǒng)中每相的輸出電流; 將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,以將所述待調(diào)整相的輸出電流減小。
2.根據(jù)權(quán)利要求I所述的多相并聯(lián)均流控制方法,其特征在于,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較之前,還包括 將所述每相的輸出電流進(jìn)行平均處理生成所述預(yù)設(shè)電流。
3.根據(jù)權(quán)利要求I或2所述的多相并聯(lián)均流控制方法,其特征在于,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,包括 將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,計算所述待調(diào)整相的輸出電流與所述預(yù)設(shè)電流的差值; 根據(jù)所述差值生成延時時間,根據(jù)所述延時時間生成所述均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)在所述延時時間內(nèi)關(guān)斷。
4.根據(jù)權(quán)利要求I或2所述的多相并聯(lián)均流控制方法,其特征在于,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,包括 將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,計算所述待調(diào)整相的輸出電流與所述預(yù)設(shè)電流的差值; 在預(yù)設(shè)時鐘周期內(nèi),將基準(zhǔn)信號以預(yù)設(shè)增長速度升高,將所述基準(zhǔn)信號與所述差值進(jìn)行比較,生成延時信號;其中,當(dāng)所述基準(zhǔn)信號小于所述差值時,所述延時信號為低電平,當(dāng)所述基準(zhǔn)信號不小于所述差值時,所述延時信號為高電平; 將所述延時信號與原始控制信號進(jìn)行與處理,生成所述均流控制信號,其中,所述預(yù)設(shè)時鐘周期與所述原始控制信號的時鐘周期相等。
5.一種多相并聯(lián)均流控制裝置,其特征在于,包括 檢測單元,用于檢測電源系統(tǒng)中每相的輸出電流,并將所述每相的輸出電流發(fā)送到比較控制單元; 比較控制単元,用于接收所述檢測單元發(fā)送的所述每相的輸出電流,將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)所述預(yù)設(shè)電流和所述待調(diào)整相的輸出電流生成均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,以將所述待調(diào)整相的輸出電流減小。
6.根據(jù)權(quán)利要求5所述的多相并聯(lián)均流控制裝置,其特征在于,還包括 平均単元,用于將所述每相的輸出電流進(jìn)行平均處理生成所述預(yù)設(shè)電流。
7.根據(jù)權(quán)利要求5或6所述的多相并聯(lián)均流控制裝置,其特征在于,所述比較控制單元包括 第一差值計算子単元,用于將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,計算所述待調(diào)整相的輸出電流與所述預(yù)設(shè)電流的差值; 延時控制子単元,用于根據(jù)所述差值生成延時時間,根據(jù)所述延時時間生成所述均流控制信號,控制所述待調(diào)整相的輸出控制開關(guān)在所述延時時間內(nèi)關(guān)斷。
8.根據(jù)權(quán)利要求6所述的多相并聯(lián)均流控制裝置,其特征在于,所述比較控制單元包括 第二差值計算子単元,用于將所述每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比所述預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,計算所述待調(diào)整相的輸出電流與所述預(yù)設(shè)電流的差值; 延時子単元,用于在預(yù)設(shè)時鐘周期內(nèi),將基準(zhǔn)信號以預(yù)設(shè)增長速度升高,將所述基準(zhǔn)信號與所述差值進(jìn)行比較,生成延時信號;其中,當(dāng)所述基準(zhǔn)信號小于所述差值時,所述延時信號為低電平,當(dāng)所述基準(zhǔn)信號不小于所述差值時,所述延時信號為高電平; 均流控制信號生成子単元,用于將所述延時信號與原始控制信號進(jìn)行與處理,生成所述均流控制信號,其中,所述預(yù)設(shè)時鐘周期與所述原始控制信號的時鐘周期相等。
9.根據(jù)權(quán)利要求8所述的多相并聯(lián)均流控制裝置,其特征在于 所述平均単元包括第一運(yùn)算放大器和第一電阻; 所述第一運(yùn)算放大器的同相輸入端輸入所述每相的輸出電流的和; 所述第一運(yùn)算放大器的輸出端經(jīng)過所述第一電阻與所述第一運(yùn)算放大器的反相輸入端相連,所述第一運(yùn)算放大器的輸出端與所述第二差值計算子単元相連; 所述第一運(yùn)算放大器的輸出端輸出所述預(yù)設(shè)電流。
10.根據(jù)權(quán)利要求9所述的多相并聯(lián)均流控制裝置,其特征在于 所述第二差值計算子単元包括分別對應(yīng)于所述每相設(shè)置的差分放大器; 所述差分放大器包括第二運(yùn)算放大器、第二電阻和第三電阻; 所述第二運(yùn)算放大器的同相輸入端輸入所對應(yīng)相的輸出電流; 所述第二運(yùn)算放大器的反相輸入端經(jīng)過所述第二電阻與所述平均単元的第一運(yùn)算放大器的輸出端相連; 所述第二運(yùn)算放大器的輸出端經(jīng)過所述第三電阻與所述第二運(yùn)算放大器的反相輸入端相連,所述第二運(yùn)算放大器的輸出端與所述延時子単元相連。
11.根據(jù)權(quán)利要求10所述的多相并聯(lián)均流控制裝置,其特征在于 所述差分放大器還包括與所述第三電阻并聯(lián)的第二電容。
12.根據(jù)權(quán)利要求10或11所述的多相并聯(lián)均流控制裝置,其特征在于 所述延時子単元包括分別對應(yīng)于每個所述差分放大器設(shè)置的延時器; 所述延時器包括第三運(yùn)算放大器、電流源、第一電容和復(fù)位開關(guān); 所述電流源、所述第一電容和所述復(fù)位開關(guān)并聯(lián)后連接在所述第三運(yùn)算放大器的同相輸入端和地接點(diǎn)之間,所述復(fù)位開關(guān)以預(yù)設(shè)時鐘周期進(jìn)行復(fù)位; 所述第三運(yùn)算放大器的反相輸入端與所對應(yīng)的所述差分放大器的第二運(yùn)算放大器的輸出端相連; 所述第三運(yùn)算放大器的輸出端與所述均流控制信號生成子単元相連。
13.根據(jù)權(quán)利要求12所述的多相并聯(lián)均流控制裝置,其特征在于 所述均流控制信號生成子単元包括分別對應(yīng)于每個所述延時器設(shè)置的與門;所述與門的第一輸入端與所述延時器的第三運(yùn)算放大器的輸出端相連; 所述與門的第二輸入端輸入所述原始控制信號; 所述與門的輸出端輸出所述均流控制信號。
14.ー種均流電源系統(tǒng),其特征在于,包括多相并聯(lián)的電源系統(tǒng),以及如權(quán)利要求5-13任一所述的多相并聯(lián)均流控制裝置。
全文摘要
本發(fā)明實(shí)施例提供一種多相并聯(lián)均流控制方法、裝置及系統(tǒng),該多相并聯(lián)均流控制方法包括檢測電源系統(tǒng)中每相的輸出電流;將每相的輸出電流分別與預(yù)設(shè)電流進(jìn)行比較,確定比預(yù)設(shè)電流大的輸出電流所對應(yīng)的相為待調(diào)整相,根據(jù)預(yù)設(shè)電流和待調(diào)整相的輸出電流生成均流控制信號,控制待調(diào)整相的輸出控制開關(guān)延時導(dǎo)通,以將待調(diào)整相的輸出電流減小。本發(fā)明實(shí)施例提供的多相并聯(lián)均流控制方法、裝置及系統(tǒng),避免對器件進(jìn)行篩選造成的工作量增加、成本增高的問題,實(shí)現(xiàn)了多相并聯(lián)電源系統(tǒng)的輸出電流的均流控制,提高了電源系統(tǒng)的性能。
文檔編號H02M3/335GK102769385SQ20121016794
公開日2012年11月7日 申請日期2012年5月28日 優(yōu)先權(quán)日2012年5月28日
發(fā)明者徐金柱 申請人:華為技術(shù)有限公司