。圖1B的右側(cè)示出在其中時(shí)鐘接收線圈107a和數(shù)據(jù)發(fā)射線圈107b被形成的線圈形成區(qū)域。圖1B的左側(cè)示出在其中驅(qū)動(dòng)器108被形成的驅(qū)動(dòng)器形成區(qū)域。如圖1B中所示,接口 IC 106具有層結(jié)構(gòu),該層結(jié)構(gòu)包括例如由硅組成的半導(dǎo)體襯底51、布線多層52、以及表面絕緣膜53。
[0039]在驅(qū)動(dòng)器形成區(qū)域中,組成驅(qū)動(dòng)器108的MOS晶體管被形成。MOS晶體管具有被形成在半導(dǎo)體襯底51中的兩個(gè)擴(kuò)散區(qū)域(源極區(qū)域和漏極區(qū)域)DL,和被形成在兩個(gè)擴(kuò)散區(qū)域DL之間的半導(dǎo)體襯底51上的柵電極GE。例如,柵電極GE是由多晶硅層組成。兩個(gè)擴(kuò)散區(qū)域DL通過接觸CTl分別連接到布線WLl。隔離層IL被形成在MOS晶體管的周圍。在驅(qū)動(dòng)器形成區(qū)域的一端,表面絕緣膜53被移除,并且數(shù)據(jù)輸入端子DIN被形成在布線多層52的最上層中。
[0040]在線圈形成區(qū)域中,時(shí)鐘接收線圈107a和數(shù)據(jù)發(fā)射線圈107b被形成在布線多層52的最上層中。在圖1B中示出數(shù)據(jù)發(fā)射線圈107b。具有螺旋形狀的數(shù)據(jù)發(fā)射線圈107b的兩端分別通過接觸CT2連接到布線WL2。
[0041]根據(jù)第一示例性實(shí)施例的存儲(chǔ)卡100防止被存儲(chǔ)在其中的數(shù)據(jù)被容易地非法破譯,并且比接觸型的存儲(chǔ)卡具有更加優(yōu)秀的防篡改性,因?yàn)榇鎯?chǔ)卡100是具有數(shù)據(jù)發(fā)射線圈107b的非接觸型存儲(chǔ)卡。此外,在其中形成數(shù)據(jù)發(fā)射線圈107b的接口 IC 106是存儲(chǔ)卡100的專用部件。這使得很難復(fù)制被存儲(chǔ)在存儲(chǔ)卡100中的數(shù)據(jù)并且能夠防止進(jìn)行非法拷貝。
[0042]圖2是示出根據(jù)第一示例性實(shí)施例的存儲(chǔ)卡的變型的內(nèi)部結(jié)構(gòu)的平面圖。如圖2中所示,可以設(shè)置多個(gè)數(shù)據(jù)發(fā)射線圈107b。此外,如圖2中所示,通過使用兩個(gè)數(shù)據(jù)發(fā)射線圈107b來交替地或者隨機(jī)地發(fā)射數(shù)據(jù),能夠增加防篡改性。注意,數(shù)據(jù)發(fā)射線圈107b的尺寸可以不同于時(shí)鐘接收線圈107a的尺寸。具體地,數(shù)據(jù)發(fā)射線圈107b可以小于時(shí)鐘接收線圈107a。
[0043]圖3是示出根據(jù)第一示例性實(shí)施例的存儲(chǔ)卡的另一變型的內(nèi)部結(jié)構(gòu)的平面圖。如圖3中所示,閃速存儲(chǔ)器102、數(shù)據(jù)發(fā)射線圈107b、時(shí)鐘接收線圈107a、以及驅(qū)動(dòng)器108可以被形成在接口 IC 106上。換言之,圖1A中所示的接口 IC 106和閃速存儲(chǔ)器102可以被形成在單個(gè)IC芯片上。這使得很難復(fù)制被存儲(chǔ)在存儲(chǔ)卡100中的數(shù)據(jù),并且使能夠防止進(jìn)行非法拷貝。
[0044]此外,如圖3中所示,數(shù)據(jù)發(fā)射線圈107b和時(shí)鐘接收線圈107a可以被形成在驅(qū)動(dòng)器108上。此構(gòu)造允許減少尺寸。
[0045][第二示例性實(shí)施例]
[0046]接下來,在下文中參考圖4描述本發(fā)明的第二示例性實(shí)施例。圖4是示出根據(jù)第二示例性實(shí)施例的存儲(chǔ)卡的內(nèi)部結(jié)構(gòu)的平面圖。如圖4中所示,根據(jù)第二示例性實(shí)施例的存儲(chǔ)卡200具有被設(shè)置在圖1A中所示的根據(jù)第一示例性實(shí)施例的存儲(chǔ)卡100中的閃速存儲(chǔ)器102和驅(qū)動(dòng)器108之間的MCU 110。其它的結(jié)構(gòu)與第一示例性實(shí)施例中的相類似,并且因此將會(huì)省略其描述。
[0047]MCU (存儲(chǔ)器控制單元)110是控制閃速存儲(chǔ)器102的控制電路。MCU 110被形成在接口 IC 106上。MCU 110通過總線109接收被存儲(chǔ)在閃速存儲(chǔ)器102中的并行數(shù)據(jù)。然后,MCU 110根據(jù)通過時(shí)鐘接收線圈107a接收到的時(shí)鐘加密從閃速存儲(chǔ)器102接收到的數(shù)據(jù),并且將數(shù)據(jù)發(fā)射到驅(qū)動(dòng)器。簡言之,根據(jù)第二示例性實(shí)施例的MCU 110具有像加密電路的功能。這進(jìn)一步提高防篡改性。
[0048]注意,使用天線線圈的極短距離無線電通信或者電容器耦合(靜電耦合)可以被用于替代線圈耦合(磁耦合)。在這里,磁耦合中的信號(hào)傳輸距離大約是I至3_。另一方面,極短距離無線電通信中的信號(hào)傳輸距離大約是10mm。因此,磁耦合具有少的傳輸錯(cuò)誤。此外,磁耦合防止數(shù)據(jù)被截取,并且具有更加優(yōu)良的防篡改性。
[0049]雖然已經(jīng)按照若干示例性實(shí)施例描述了本發(fā)明,但是本領(lǐng)域的技術(shù)人員將理解,可以以所附的權(quán)利要求的精神和范圍內(nèi)的各種修改實(shí)踐本發(fā)明,并且本發(fā)明并不限于上述的示例。
[0050]此外,權(quán)利要求的范圍不受到上述的示例性實(shí)施例的限制。
[0051]此外,應(yīng)當(dāng)注意的是,申請(qǐng)人意在涵蓋所有權(quán)利要求要素的等同形式,即使在后期的審查過程中對(duì)權(quán)利要求進(jìn)行過修改亦是如此。
【主權(quán)項(xiàng)】
1.一種存儲(chǔ)卡,包括: 存儲(chǔ)器,所述存儲(chǔ)器存儲(chǔ)數(shù)據(jù); 驅(qū)動(dòng)器,所述驅(qū)動(dòng)器發(fā)射從所述存儲(chǔ)器中接收的數(shù)據(jù);以及 至少一個(gè)發(fā)射機(jī),所述發(fā)射機(jī)將從所述驅(qū)動(dòng)器接收到的數(shù)據(jù)發(fā)射到被設(shè)置在外部主單元中的接收機(jī), 其中,所述驅(qū)動(dòng)器和所述發(fā)射機(jī)被設(shè)置在單個(gè)IC芯片中,并且所述驅(qū)動(dòng)器和所述發(fā)射機(jī)從平面圖來看彼此不重疊。2.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡,其中,所述發(fā)射機(jī)包含線圈。3.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡,其中,所述至少一個(gè)發(fā)射機(jī)包含多個(gè)發(fā)射機(jī)。4.根據(jù)權(quán)利要求3所述的存儲(chǔ)卡,其中,所述多個(gè)發(fā)射機(jī)交替地將數(shù)據(jù)發(fā)射到所述接收機(jī)。5.根據(jù)權(quán)利要求3所述的存儲(chǔ)卡,其中,所述多個(gè)發(fā)射機(jī)隨機(jī)地將數(shù)據(jù)發(fā)射到所述接收機(jī)。6.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡,進(jìn)一步包括時(shí)鐘接收機(jī),所述時(shí)鐘接收機(jī)接收來自于所述外部主單元的時(shí)鐘信號(hào)。7.根據(jù)權(quán)利要求6所述的存儲(chǔ)卡,其中,所述發(fā)射機(jī)的尺寸不同于所述時(shí)鐘接收機(jī)的尺寸。8.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡,進(jìn)一步包括加密電路,所述加密電路加密從所述存儲(chǔ)器接收到的數(shù)據(jù),并且將所加密的數(shù)據(jù)發(fā)射到所述驅(qū)動(dòng)器。9.根據(jù)權(quán)利要求8所述的存儲(chǔ)卡,其中,所述加密電路被設(shè)置在所述IC芯片中。10.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡,其中,所述存儲(chǔ)器被設(shè)置在所述IC芯片中。11.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡,其中,存儲(chǔ)在所述存儲(chǔ)器中的所述數(shù)據(jù)是游戲軟件。12.—種接口 1C,所述接口 IC被設(shè)置在存儲(chǔ)卡中,以便將來自于所述存儲(chǔ)卡的數(shù)據(jù)發(fā)射到其中插入了所述存儲(chǔ)卡的主單元,所述接口 IC包括: 驅(qū)動(dòng)器,所述驅(qū)動(dòng)器發(fā)射從所述存儲(chǔ)卡的存儲(chǔ)器接收的數(shù)據(jù);和 至少一個(gè)發(fā)射機(jī),所述發(fā)射機(jī)將從所述驅(qū)動(dòng)器接收到的數(shù)據(jù)發(fā)射到被設(shè)置在所述主單元中的接收機(jī), 其中,所述驅(qū)動(dòng)器和所述發(fā)射機(jī)被設(shè)置在單個(gè)IC芯片中,并且所述驅(qū)動(dòng)器和所述發(fā)射機(jī)從平面圖來看彼此不重疊。13.根據(jù)權(quán)利要求12所述的接口1C,其中,所述發(fā)射機(jī)包含線圈。14.根據(jù)權(quán)利要求12所述的接口1C,其中,所述至少一個(gè)發(fā)射機(jī)包含多個(gè)發(fā)射機(jī)。15.根據(jù)權(quán)利要求14所述的接口1C,其中,所述多個(gè)發(fā)射機(jī)交替地將數(shù)據(jù)發(fā)射到所述接收機(jī)。16.根據(jù)權(quán)利要求14所述的接口1C,其中,所述多個(gè)發(fā)射機(jī)隨機(jī)地將數(shù)據(jù)發(fā)射到所述接收機(jī)。17.根據(jù)權(quán)利要求12所述的接口1C,進(jìn)一步包括時(shí)鐘接收機(jī),所述時(shí)鐘接收機(jī)接收來自于所述主單元的時(shí)鐘信號(hào)并且被設(shè)置在所述IC芯片中。18.根據(jù)權(quán)利要求17所述的接口1C,其中,所述發(fā)射機(jī)的尺寸不同于所述時(shí)鐘接收機(jī)的尺寸。
【專利摘要】本發(fā)明涉及接口IC和包括接口IC的存儲(chǔ)卡。本發(fā)明的示例性方面是存儲(chǔ)卡,包括:存儲(chǔ)器,該存儲(chǔ)器存儲(chǔ)數(shù)據(jù);驅(qū)動(dòng)器,該驅(qū)動(dòng)器調(diào)制被存儲(chǔ)在存儲(chǔ)器中的數(shù)據(jù);發(fā)射機(jī),該發(fā)射機(jī)將通過驅(qū)動(dòng)器調(diào)制的數(shù)據(jù)發(fā)射到被設(shè)置在外部主單元中的接收機(jī);以及IC芯片,該IC芯片具有被形成在其中的驅(qū)動(dòng)器和發(fā)射機(jī)。
【IPC分類】G06K19/077, G11C16/22
【公開號(hào)】CN104915708
【申請(qǐng)?zhí)枴緾N201510232362
【發(fā)明人】中柴康隆, 大窪宏明, 岡田光司, 中田茂治, 香川修一
【申請(qǐng)人】瑞薩電子株式會(huì)社
【公開日】2015年9月16日
【申請(qǐng)日】2010年10月15日
【公告號(hào)】CN102043979A, CN102043979B, US8534563, US20110089247, US20130327838