本發(fā)明涉及內(nèi)存顆粒芯片,具體來說是一種內(nèi)存顆粒走線方法。
背景技術(shù):
1、內(nèi)存顆粒芯片,作為動態(tài)隨機存取存儲器(dram)的通用形式,已在眾多領(lǐng)域發(fā)揮著關(guān)鍵作用,包括個人電腦、服務器、通信設備和嵌入式系統(tǒng)。ddr內(nèi)存顆粒,即雙倍數(shù)據(jù)速率內(nèi)存,以其高速同步傳輸能力而聞名。隨著技術(shù)的進步,ddr內(nèi)存已經(jīng)發(fā)展到了第五代,其數(shù)據(jù)傳輸速率顯著提升,ddr5的單根數(shù)據(jù)線傳輸速率可達到6.4gbps,地址線速率為3.2gbps。
2、然而,隨著速率的增加,信號完整性問題,如信號損耗、反射和串擾,變得更加突出。為了確保內(nèi)存顆粒的穩(wěn)定運行,必須對走線設計進行精心的信號完整性優(yōu)化。
3、參見圖1,內(nèi)存顆粒的地址控制線采用1對多的拓撲結(jié)構(gòu),即一個控制器的地址控制線連接多個負載。這種結(jié)構(gòu)在分支點容易產(chǎn)生阻抗不連續(xù),導致信號反射,尤其是在第一個內(nèi)存顆粒分支處。為了減少這種反射,提高信號完整性,必須對地址控制線的走線進行優(yōu)化設計,從而增強系統(tǒng)的穩(wěn)定性。
技術(shù)實現(xiàn)思路
1、本發(fā)明的目的在于克服現(xiàn)有技術(shù)的不足,提供一種內(nèi)存顆粒走線方法,用以減少信號反射,對地址控制線的走線進行優(yōu)化設計,從而增強系統(tǒng)的穩(wěn)定性。
2、為了實現(xiàn)上述目的,設計一種內(nèi)存顆粒走線方法,所述方法步驟如下:s1.?內(nèi)存控制器走線出發(fā)位置施加過孔,并設置過孔的殘樁長度l,建立過孔的殘樁長度l和對應諧振頻率的信號波長λ的相互關(guān)系,使其滿足l=1/4*λ,即1/4波長等于殘樁長度時,正弦波在經(jīng)過殘樁時能量會因為相位差180度抵消掉,形成低通濾波的效果;s2.?計算內(nèi)存顆粒分支的走線長度ls,以確保滿足殘樁效應濾掉的正弦波波長大于等于4*ls,即l≥ls;s3.計算過孔的殘樁長度l最大值,滿足l≤c/(√ε*8*datarate),其中c為光速,ε為pcb介質(zhì)的節(jié)點常數(shù),datarate為信號的傳輸數(shù)據(jù)速率;s4.?控制過孔殘樁長度l范圍在ls≤l≤c/(√ε*8*datarate)。
3、本發(fā)明提供的內(nèi)存顆粒走線方法,還有其他技術(shù)特征,其中所述過孔是連接兩個不同走線層的電氣結(jié)構(gòu)。
4、本發(fā)明提供的內(nèi)存顆粒走線方法,還有其他技術(shù)特征,其中所述步驟s2具體如下:通過確認4*ls倍波長對應的正弦波頻率及以下頻率,使得該走線長度?ls對應的信號接近直流電壓,從而減少反射或反射幅度極小,確保濾掉的正弦波波長滿足大于等于4*ls,以消除或減輕信號反射,進而提高信號完整性并增強系統(tǒng)穩(wěn)定性。
5、本發(fā)明提供的內(nèi)存顆粒走線方法,還有其他技術(shù)特征,其中所述步驟s3具體如下:過孔的殘樁長度l越大,則對應的濾波頻率越低,即信號的帶寬也越小,信號的帶寬接近于0.5/rt,rt為信號的上升時間,帶寬小了就會導致上升時間變大,會影響地址控制信號的時序,地址控制線的上升時間需要小于等于1/4*ui,?ui為信號切換的的最小時間間隔,ui=1/datarate,其中datarate為信號的傳輸數(shù)據(jù)速率,單位為bps,系統(tǒng)穩(wěn)定工作的最小帶寬為2*datarate,?得出對應的最小帶寬波長為:?λ=c/(√ε*2*datarate),其中c為光速,ε為pcb介質(zhì)的節(jié)點常數(shù),根據(jù)步驟s1得出l≤c/(√ε*8*datarate)。
6、本發(fā)明同現(xiàn)有技術(shù)相比,其優(yōu)點在于:
7、通過采用過孔殘樁產(chǎn)生的低通濾波效果,可以有效降低信號在內(nèi)存顆粒地址控制走線的分支點處的帶寬,從而減少信號反射,增強信號的完整性。通過精確設計殘樁的長度,我們可以確定一個長度范圍,在這個范圍內(nèi),既能有效降低反射,又能滿足系統(tǒng)穩(wěn)定運行所需的最小帶寬要求。此外,這種設計方法在實際操作中也具有較高的可行性。
1.一種內(nèi)存顆粒走線方法,其特征在于所述方法步驟如下:
2.如權(quán)利要求1所述的一種內(nèi)存顆粒走線方法,其特征在于所述過孔是連接兩個不同走線層的電氣結(jié)構(gòu)。
3.如權(quán)利要求1所述的一種內(nèi)存顆粒走線方法,其特征在于所述步驟s2具體如下:通過確認4*ls倍波長對應的正弦波頻率及以下頻率,使得該走線長度?ls對應的信號接近直流電壓,從而減少反射或反射幅度極小,確保濾掉的正弦波波長滿足大于等于4*ls,以消除或減輕信號反射,進而提高信號完整性并增強系統(tǒng)穩(wěn)定性。
4.如權(quán)利要求1所述的一種內(nèi)存顆粒走線方法,其特征在于所述步驟s3具體如下:過孔的殘樁長度l越大,則對應的濾波頻率越低,即信號的帶寬也越小,信號的帶寬接近于0.5/rt,rt為信號的上升時間,帶寬小了就會導致上升時間變大,會影響地址控制信號的時序,地址控制線的上升時間需要小于等于1/4*ui,?ui為信號切換的的最小時間間隔,ui=1/datarate,其中datarate為信號的傳輸數(shù)據(jù)速率,單位為bps,系統(tǒng)穩(wěn)定工作的最小帶寬為2*datarate,?得出對應的最小帶寬波長為:?λ=c/(√ε*2*datarate),其中c為光速,ε為pcb介質(zhì)的節(jié)點常數(shù),根據(jù)步驟s1得出l≤c/(√ε*8*datarate)。