两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

用于執(zhí)行雙塊絕對差求和的系統(tǒng)、裝置和方法

文檔序號:6485310閱讀:133來源:國知局
用于執(zhí)行雙塊絕對差求和的系統(tǒng)、裝置和方法
【專利摘要】描述了響應于單個向量雙塊打包絕對差求和指令而在計算機處理器中執(zhí)行向量雙塊打包絕對差求和(SAD)的系統(tǒng)、裝置和方法的實施例,該指令包括目的地向量寄存器操作數(shù)、第一和第二源操作數(shù)、立即數(shù)、以及操作碼。
【專利說明】用于執(zhí)行雙塊絕對差求和的系統(tǒng)、裝置和方法
發(fā)明領(lǐng)域
[0001]本發(fā)明的領(lǐng)域一般涉及計算機處理器架構(gòu),更具體而言,涉及當執(zhí)行時導致特定結(jié)果的指令。
【背景技術(shù)】
[0002]指令集,或指令集架構(gòu)(ISA)是涉及編程的計算機架構(gòu)的一部分,并可以包括原生數(shù)據(jù)類型、指令、寄存器架構(gòu)、尋址模式、存儲器架構(gòu),中斷和異常處理、以及外部輸入和輸出(I/o)。在本文中術(shù)語指令一般指宏指令一即被提供給處理器(或指令轉(zhuǎn)換器,該指令轉(zhuǎn)換器(例如使用靜態(tài)二進制翻譯、包括動態(tài)編譯的動態(tài)二進制翻譯)翻譯、變形、仿真,或以其他方式將指令轉(zhuǎn)換成要由處理器處理的一個或多個指令)的指令)以用于執(zhí)行的指令一而不是微指令或微操作(miCTo-op)—它們是處理器的解碼器解碼宏指令的結(jié)果。
[0003]ISA與微架構(gòu)不同,微架構(gòu)是實現(xiàn)指令集的處理器的內(nèi)部設(shè)計。帶有不同的微架構(gòu)的處理器可以共享共同的指令集。例如,INTEL?奔騰四(Pentium4)處理器、Intel?酷睿(Core?)處理器、以及來自加利福尼亞州桑尼威爾(Sunnyvale)的超微半導體有限公司(Advanced Micro Devices, Inc.)的諸多處理器執(zhí)行幾乎相同版本的x86指令集(在更新的版本中加入了一些擴展),但具有不同的內(nèi)部設(shè)計。例如,ISA的相同寄存器架構(gòu)在不同的微架構(gòu)中可使用已知的技術(shù)以不同方法來實現(xiàn),包括專用物理寄存器、使用寄存器重命名機制(諸如,使用寄存器別名表RAT、重排序緩沖器R0B、以及引退寄存器組;使用多映射和寄存器池)的一個或多個動態(tài)分配物理寄存器等。除非另作說明,短語寄存器架構(gòu)、寄存器組,以及寄存器在本文中被用來指代對軟件/編程器以及指令指定寄存器的方式可見。在需要特殊性的情況下,形容詞邏輯、架構(gòu),或軟件可見的將用于表示寄存器架構(gòu)中的寄存器/組,而不同的形容詞將用于指定給定微型架構(gòu)中的寄存器(例如,物理寄存器、重新排序緩沖器、引退寄存器、寄存器池)。
[0004]指令集包括一個或多個指令格式。給定指令格式定義各個字段(位的數(shù)量、位的位置)以指定要執(zhí)行的操作(操作碼)以及要對其執(zhí)行該操作的操作碼等。通過指令模板(或子格式)的定義來進一步分解一些指令格式。例如,給定指令格式的指令模板可被定義為具有指令格式的字段(所包括的字段通常按照相同順序,但是至少一些字段具有不同的位位置,因為包括更少的字段)的不同子集,和/或被定義為具有不同解釋的給定字段。由此,ISA的每一指令使用給定指令格式(并且如果定義,則在該指令格式的指令模板的給定一個中)來表達,并且包括用于指定操作和操作數(shù)的字段。例如,示例性ADD指令具有專用操作碼以及包括用于指定該操作碼的操作碼字段和用于選擇操作數(shù)的操作數(shù)字段(源I/目的地以及源2)的指令格式,并且該ADD指令在指令流中的出現(xiàn)將具有選擇專用操作數(shù)的操作數(shù)字段中的專用內(nèi)容。
[0005]科學、金融、自動向量化的通用,RMS(識別、挖掘以及合成),以及可視和多媒體應用程序(例如,2D/3D圖形、圖像處理、視頻壓縮/解壓縮、語音識別算法和音頻操縱)常常需要對大量的數(shù)據(jù)項執(zhí)行相同操作(被稱為“數(shù)據(jù)并行性”)。單指令多數(shù)據(jù)(SIMD)是指使處理器對多個數(shù)據(jù)項執(zhí)行操作的一種指令。SMD技術(shù)特別適于能夠在邏輯上將寄存器中的位分為若干個固定尺寸的數(shù)據(jù)元素的處理器,每一個元素都表示單獨的值。例如,256位寄存器中的位可以被指定為四個單獨的64位打包數(shù)據(jù)元素(四字(Q)尺寸的數(shù)據(jù)元素),八個單獨的32位打包數(shù)據(jù)元素(雙字(D)尺寸的數(shù)據(jù)元素),十六單獨16位打包的數(shù)據(jù)元素(字(W)尺寸的數(shù)據(jù)元素),或三十二個單獨的8位數(shù)據(jù)元素(字節(jié)(B)尺寸的數(shù)據(jù)元素)來被操作的源操作數(shù)。這種類型的數(shù)據(jù)被稱為打包數(shù)據(jù)類型或向量數(shù)據(jù)類型,這種數(shù)據(jù)類型的操作數(shù)被稱為打包數(shù)據(jù)操作數(shù)或向量操作數(shù)。換句話說,打包數(shù)據(jù)項或向量指的是打包數(shù)據(jù)元素的序列,并且打包數(shù)據(jù)操作數(shù)或向量操作數(shù)是SMD指令(也稱為打包數(shù)據(jù)指令或向量指令)的源操作數(shù)或目的地操作數(shù)。
[0006]作為示例,一種類型的SIMD指令指定要以垂直方式對兩個源向量操作數(shù)執(zhí)行的單個向量操作,以利用相同數(shù)量的數(shù)據(jù)元素,以相同數(shù)據(jù)元素順序,生成相同尺寸的目的地向量操作數(shù)(也稱為結(jié)果向量操作數(shù))。源向量操作數(shù)中的數(shù)據(jù)元素被稱為源數(shù)據(jù)元素,而目的地向量操作數(shù)中的數(shù)據(jù)元素被稱為目的地或結(jié)果數(shù)據(jù)元素。這些源向量操作數(shù)是相同尺寸的,并包含相同寬度的數(shù)據(jù)元素,如此,它們包含相同數(shù)量的數(shù)據(jù)元素。兩個源向量操作數(shù)中的相同位位置中的源數(shù)據(jù)元素形成數(shù)據(jù)元素對(也稱為相對應的數(shù)據(jù)元素;即,每個源操作數(shù)的數(shù)據(jù)元素位置O中的數(shù)據(jù)元素相對應,每個源操作數(shù)的數(shù)據(jù)元素位置I中的數(shù)據(jù)元素相對應,等等)。由該SIMD指令所指定的操作分別對這些源數(shù)據(jù)元素對中的每一對執(zhí)行,以生成匹配數(shù)量的結(jié)果數(shù)據(jù)元素,如此,每一對源數(shù)據(jù)元素都具有對應的結(jié)果數(shù)據(jù)元素。由于操作是垂直的并且由于結(jié)果向量操作數(shù)尺寸相同,具有相同數(shù)量的數(shù)據(jù)元素,并且結(jié)果數(shù)據(jù)元素與源向量操作數(shù)以相同數(shù)據(jù)元素順序來存儲,因此,結(jié)果數(shù)據(jù)元素與源向量操作數(shù)中它們的對應源數(shù)據(jù)元素對處于結(jié)果向量操作數(shù)的相同位位置。除此示例性類型的SMD指令之外,還有各種其他類型的SMD指令(例如,只有一個或具有兩個以上的源向量操作數(shù)的;以水平方式操作的;生成不同尺寸的結(jié)果向量操作數(shù)的,具有不同尺寸的數(shù)據(jù)元素的,和/或具有不同的數(shù)據(jù)元素順序的)。應該理解,術(shù)語目的地向量操作數(shù)(或目的地操作數(shù))被定義為執(zhí)行由指令所指定的操作的直接結(jié)果,包括將該目的地操作數(shù)存儲在某一位置(寄存器或在由該指令所指定的存儲器地址),以便它可以作為源操作數(shù)由另一指令訪問(由另一指令指定該同一個位置)。
[0007]諸如由具有包括x86、MMX?、流式 SMD 擴展(SSE)、SSE2、SSE3、SSE4.1 以及 SSE4.2指令的指令集的丨ntel? Core?處理器使用的技術(shù)之類的SMD技術(shù),在應用程序性能方面實現(xiàn)了大大的改善。已經(jīng)發(fā)布和/或公布了涉及高級向量擴展(AVX) (AVX1和AVX2)且使用向量擴展(VEX)編碼方案的附加SMD擴展集(例如,參見2011年10月的丨ntel? 64和IA-32架構(gòu)軟件開發(fā)手冊,并且參見2011年6月的丨ntel.?:高級向量擴展編程參考)。
[0008]附圖簡沭
[0009]在附圖的圖形中作為示例而非限制地說明了本發(fā)明,其中類似的附圖標記指示類似的元件,并且其中:
[0010]圖1示出在字節(jié)元素上操作的示例性DBPSAD指令的操作的部分的示例性示圖,其中所得的SAD計算結(jié)果被存儲為字元素。
[0011]圖2示出接下來64位通道(lane)計算。如果源和目的地是128位的,則這是所執(zhí)行的全部計算。[0012]圖3示出更詳細的示例性指令格式。
[0013]圖4示出在處理器中使用DBPSAD指令的實施例。
[0014]圖5示出處理DBPSAD指令的方法的實施例。
[0015]圖6示出對于字節(jié)源數(shù)據(jù)元素尺寸和字目的地數(shù)據(jù)元素尺寸,DBPSAD的偽代碼。
[0016]圖7示出根據(jù)本發(fā)明的一個實施例的一個有效位向量寫掩碼元素的數(shù)量和向量尺寸和數(shù)據(jù)元素尺寸之間的相關(guān)性。
[0017]圖8A-8B是示出根據(jù)本發(fā)明的實施例的通用向量友好指令格式及其指令模板的框圖。
[0018]圖9是示出根據(jù)本發(fā)明的實施例的示例性專用向量友好指令格式的框圖;
[0019]圖10是根據(jù)本發(fā)明的一個實施例的寄存器架構(gòu)的框圖。
[0020]圖1lA是示出根據(jù)本發(fā)明的實施例的示例性有序流水線,和示例性寄存器重命名的無序發(fā)布/執(zhí)行流水線二者的框圖。
[0021]圖1lB是示出根據(jù)本發(fā)明的實施例的要包括在處理器中的有序架構(gòu)核的示例性實施例和示例性的寄存器重命名的無序發(fā)布/執(zhí)行架構(gòu)核的框圖。
[0022]圖12A-B示出了更具體的示例性有序核架構(gòu)的框圖,該核將是芯片中的若干邏輯塊之一(包括相同類型和/或不同類型的其他核)。
[0023]圖13是根據(jù)本發(fā)明實施例可具有一個以上的核、可具有集成存儲器控制器以及可具有集成圖形器件的處理器的框圖。
[0024]圖14是根據(jù)本發(fā)明一個實施例的系統(tǒng)的框圖。
[0025]圖15是根據(jù)本發(fā)明的實施例的第一更具體的示例性系統(tǒng)的框圖。
[0026]圖16是根據(jù)本發(fā)明的實施例的第二更具體的示例性系統(tǒng)的框圖。
[0027]圖17是根據(jù)本發(fā)明的實施例的片上系統(tǒng)(SoC)的框圖。
[0028]圖18是根據(jù)本發(fā)明的實施例的對照使用軟件指令轉(zhuǎn)換器將源指令集中的二進制指令轉(zhuǎn)換成目標指令集中的二進制指令的框圖。
【具體實施方式】
[0029]在下面的描述中,闡述了很多具體細節(jié)。然而,應當理解,本發(fā)明的各實施例可以在不具有這些具體細節(jié)的情況下得到實施。在其他實例中,未詳細示出公知的電路、結(jié)構(gòu)和技術(shù)以免混淆對本描述的理解。
[0030]在說明書中對“一個實施例”、“實施例”、“示例實施例”等的引用指示所描述的實施例可以包括特定特征、結(jié)構(gòu)或特性,但并不一定每個實施例都需要包括該特定特征、結(jié)構(gòu)或特性。此外,這樣的短語不一定是指同一個實施例。此外,當結(jié)合一個實施例描述特定特征、結(jié)構(gòu)或特性時,我們認為,可在本領(lǐng)域技術(shù)人員的學識范圍內(nèi),與其他實施例相結(jié)合地影響這樣的特征、結(jié)構(gòu)或特性,無論是否對此明確描述。
[0031]概覽
[0032]在下面的描述中,在描述指令集架構(gòu)中的此特定指令的操作之前,有某些項可能需要說明。一個這樣的術(shù)語被稱為“寫掩碼寄存器”,它通常用于斷言操作數(shù)以有條件地控制每元素的計算操作(下文中,還使用術(shù)語掩碼寄存器,且它指寫掩碼寄存器,諸如以下討論的“k”寄存器)?!比缦旅媸褂玫?,寫掩碼寄存器存儲多個位(16,32,64等等),其中寫掩碼寄存器的每一有效位都在SMD處理過程中控制向量寄存器的打包數(shù)據(jù)元素的操作/更新。通常,有一個以上寫掩碼寄存器可供處理器核使用。
[0033]指令集架構(gòu)包括指定向量操作并且具有從這些向量寄存器中選擇源寄存器和/或目的地寄存器的至少一些SMD指令(示例性SMD指令可以指定要對向量寄存器中的一個或多個的內(nèi)容執(zhí)行的向量操作,該向量操作的結(jié)果被存儲在向量寄存器之一中)。本發(fā)明的不同實施例可以具有不同尺寸的向量寄存器并支持更多/更少/不同尺寸的數(shù)據(jù)元素。
[0034]由SIMD指令指定的多位數(shù)據(jù)元素的尺寸(例如,字節(jié)、字、雙字、四字)確定向量寄存器內(nèi)“數(shù)據(jù)元素位置”的位定位,并且向量操作數(shù)的尺寸確定數(shù)據(jù)元素的數(shù)量。打包數(shù)據(jù)元素是指存儲在特定位置的數(shù)據(jù)。換言之,依據(jù)目的地操作數(shù)中數(shù)據(jù)元素的尺寸以及目的地操作數(shù)的尺寸(目的地操作數(shù)中位的總數(shù))(或換言之,依據(jù)目的地操作數(shù)的尺寸和目的地操作數(shù)中數(shù)據(jù)元素的數(shù)量),所得到的向量操作數(shù)內(nèi)多位數(shù)據(jù)元素位置的位定位(bitlocation)改變(例如,如果所得到的向量操作數(shù)的目的地是向量寄存器,則目的地向量寄存器內(nèi)多位數(shù)據(jù)元素位置的位定位改變)。例如,多位數(shù)據(jù)元素的位定位在對32位數(shù)據(jù)元素(數(shù)據(jù)元素位置O占用位定位31:0,數(shù)據(jù)元素位置I占用位定位63:32,依次類推)進行操作的向量操作和對64位數(shù)據(jù)元素(數(shù)據(jù)元素位置O占用位定位63:0,數(shù)據(jù)元素位置I占用位定位127:64,依次類推)進行操作的向量操作之間是不同的。
[0035]另外,根據(jù)本發(fā)明的一個實施例,在一個有效位的向量寫掩碼元素的數(shù)量和向量尺寸和數(shù)據(jù)元素尺寸之間有相關(guān)性,如圖7所示。示出了 128位、256位,以及512位的向量尺寸,雖然其他寬度也是可以的。考慮了 8位字節(jié)(B)、16位字(W)、32位雙字(D)或單精度浮點,以及64位四字(Q)或雙精度浮點的數(shù)據(jù)元素尺寸,雖然其他寬度也是可以的。如所示,當向量尺寸是128位時,當向量的數(shù)據(jù)元素尺寸是8位時可使用16位用于掩碼,當向量的數(shù)據(jù)元素尺寸是16位時可使用8位用于掩碼,當向量的數(shù)據(jù)元素尺寸是32位時可使用4位用于掩碼,當向量的數(shù)據(jù)元素尺寸是64位時可使用2位用于掩碼。當向量尺寸是256位時,當打包數(shù)據(jù)元素寬度是8位時可使用32位用于掩碼,當向量的數(shù)據(jù)元素尺寸是16位時可使用16位用于掩碼,當向量的數(shù)據(jù)元素尺寸是32位時可使用8位用于掩碼,當向量的數(shù)據(jù)元素尺寸是64位時可使用4位用于掩碼。當向量尺寸是512位時,當向量的數(shù)據(jù)元素尺寸是8位時可使用64位用于掩碼,當向量的數(shù)據(jù)元素尺寸是16位時可使用32位用于掩碼,當向量的數(shù)據(jù)元素尺寸是32位時可使用16位用于掩碼,當向量的數(shù)據(jù)元素尺寸是64位時可使用8位用于掩碼。
[0036]依據(jù)向量尺寸和數(shù)據(jù)元素尺寸的組合,所有64位或僅僅64位的子集可以用作寫掩碼。一般而言,當使用單個每元素掩碼控制位時,向量寫掩碼寄存器中用于掩碼(有效位)的位數(shù)等于按位計的向量尺寸除以按位計的向量數(shù)據(jù)元素尺寸。
[0037]以下所描述的是計算第一操作數(shù)向量中字節(jié)元素的所選四聯(lián)組(quadruplet)與第二操作數(shù)向量中字節(jié)元素的四聯(lián)組相比較的多個SAD(sum of absolute differences,絕對差求和)的向量指令。它還提供選擇哪些四聯(lián)組進行比較的靈活性。該指令提供比較視頻圖像上的塊的SAD(該比較用于運動搜索)的高效性。
[0038]以下是通常稱為雙塊打包絕對差求和(SAD) ( “DBPSAD”)的指令的實施例以及系統(tǒng)、架構(gòu)、指令格式等的實施例,這些系統(tǒng)、架構(gòu)和指令格式可被用于執(zhí)行將在若干不同領(lǐng)域中獲益的這種指令。DBPSAD指令的執(zhí)行造成將來自第一和第二源的所選四聯(lián)組(四數(shù)據(jù)元素組塊(chunk))的字節(jié)元素上的SAD存儲到目的地寄存器的字打包數(shù)據(jù)元素中。每個四聯(lián)組與目的地的數(shù)據(jù)元素尺寸相同。更具體地,在一些實施例中,可以在來自兩個源的不同64位數(shù)據(jù)組塊上執(zhí)行多個SAD計算,并將其作為4字尺寸(共64位)結(jié)果存儲在目的地寄存器中。
[0039]圖1示出在字節(jié)元素上操作的示例性DBPSAD指令的操作的部分的示例性示圖,其中所得的SAD計算結(jié)果被存儲為字元素。該指令從第一源操作數(shù)提取偏移四個字節(jié)的兩個不同四聯(lián)組以參與四個不同的SAD。在該示圖中,64位通道在第一源的64個所選位與第二源的所選64位之間進行四個SAD計算。該附圖中示出并在本文中描述的該過程可以執(zhí)行η次(有些許修改,諸如不同的四聯(lián)組源選擇和目的地位置),其中η是向量(諸如第一源)尺寸除以64。
[0040]在該特定示例中,第一源101的64位是源的最低有效64位。這64位分成8個字節(jié)元素,標注為字節(jié)O至字節(jié)7。
[0041]還示出從第二源選擇的臨時64位值103。以下詳述如何選擇這些位。這樣,對于要對其執(zhí)行SAD計算的兩個源,存在兩個四聯(lián)組(32位值,劃分為每個包括4字節(jié))。在第二源中選擇四聯(lián)組是在向量的128位通道內(nèi)進行的。對于128位第二源,顯然僅有一個這種通道,但是在256位向量中有兩個,在512位向量中有四個。
[0042]示圖示出幾個獨立的絕對差邏輯107和求和邏輯109。所述邏輯可以是硬件(諸如ALU)或者在ALU上運行的軟件例程。此外,盡管附圖示出分離的絕對差邏輯107和求和邏輯109以按每個SAD計算而使用,但是所述邏輯可以組合成每類一個單元(即一個絕對差邏輯107和一個求和邏輯109)或單個單元(即,結(jié)合的絕對差邏輯107和求和邏輯109)。 [0043]來自4個SAD操作的結(jié)果可以作為字元素存儲在目的地寄存器105中。以下詳述每個SAD計算的細節(jié)。對于第一 64位通道的計算如下,其中1 = 0, SRCl =第一源的第一64位,且TMPl是從第二源的四聯(lián)組選擇,該四聯(lián)組選擇是根據(jù)立即數(shù)值選擇的(所述四聯(lián)組是較低的兩個四聯(lián)組)。
[0044]DEST[I+15:1]<-ABS(SRCl[I+7:1]-TMPl[I+7:1])+ABS(SRCl[I+15:1+8]-TMPl[I+15:1+8])+ABS(SRC1[1+23:1+16]-TMPl[1+23:1+16])+ABS(SRCI[1+31:1+24]-TMPl[1+31:-1+24])
[0045]DEST[1+31:1+16]<-(SRC1[1+7:1]-TMPl[1+15:1+8])+ABS(SRC1[1 + 15:1+8]-TMPI[1+23:1+16])+ABS(SRC1[1+23:1+16]-TMPl[1+31:1+24])+ABS(SRCI[1+31:1+24]-TMPl[1+39:1+32])
[0046]DEST[1+47:1+32]<_ABS(SRC1[1+39:1+32]-TMPl[1+23:1+16])+ABS(SRC1[1+47:1+40]-TMPl[1+31:1+24])+ABS(SRC1[1+55:1+48]-TMPl[1+39:1+32])+ABS(SRC1[1+63:1+56]-TMPl[1+47:1+40])
[0047]DEST[1+63:1+48]<_ABS(SRC1[1+39:1+32]-TMPl[1+31:1+24])+ABS(SRC1[1+47:1+40]-TMPl[1+39:1+32])+ABS(SRC1[1+55:1+48]-TMPl[1+47:1+40])+ABS(SRC1[1+63:1+56]-TMPl[1+55:1+48])
[0048]一般而言,存儲到目的地數(shù)據(jù)元素位置的內(nèi)容如下,其中[]中的值是數(shù)據(jù)元素位置:
[0049]DEST [O]〈-ABS(SRC1[O]-TMPl[O])+ABS(SRC1[I]-TMPl[I])+ABS(SRC1[2]-TMPl[2])+ABS(SRCl[3]-TMPl[3])
[0050]DEST [I] <- (SRC1 [0]-TMPl [I]) +ABS (SRC1 [I] -TMPl [2]) +ABS (SRC1 [2]-TMPl [3]) +ABS(SRC1[3]-TMP1[4])
[0051 ] DEST[2]〈-ABS(SRC1[4]-TMPl[2])+ABS(SRC1[5]-TMPl[3])+ABS(SRC1[6]-TMPl[4])+ABS(SRCl[7]-TMPl[5])
[0052]DEST[3]〈-ABS(SRC1[4]-TMPl[3])+ABS(SRC1[5]-TMPl[4])+ABS(SRC1[6]-TMPl[5])+ABS(SRCl[7]-TMPl[6])
[0053]對以上作出顯然的變化,以處理下一個64位通道。例如,第一源可以從位64至位127 (下一個64位組塊)且臨時值可以是從第二源選擇的較高兩個四聯(lián)組。
[0054]從第二源的四聯(lián)組選擇如下:
[0055]TMPl [1+31:1]〈-選擇(SRC2 [1+127:1],imm8 [1: O])
[0056]TMPl [1+63:1+32] <-選擇(SRC2 [1+127:1],imm8 [3:2])
[0057]TMPl [1+95:1+64] <-選擇(SRC2 [1+127:1],imm8 [5:4])
[0058]TMPl [1+127:1+96] <-選擇(SRC2 [1+127:1],imm8 [7:6])
[0059]立即數(shù)的兩個位允許從第二源選擇四個32位數(shù)據(jù)元素。例如,對于TMP1,如果立即數(shù)是“01”則SRC2的位63:32被選擇。
[0060]對每個數(shù)據(jù)通道(128位)重復以上操作,例如,每次64位,直到整個向量長度已被處理。
[0061]圖2示出下一個64位通道計算。如果源和目的地是128位,則這是所執(zhí)行的全部計算。
[0062]示例件格式
[0063]該指令的示例性格式是“DBPSAD {B/ff/D/Q} {B/ff/D/Q} XMMI/YMMI/ZMMI, XMM2/YMM2/ZMM2/ml28/m256/m512, imm8”,其中操作數(shù) XMM1/YMM1/ZMM1 是源向量寄存器(諸如128、256、或512位寄存器),并且目的地XMMI/YMMI/ZMMI是向量寄存器(諸如128、256、或512位寄存器),或是128、256、或512位尺寸的存儲器位置,imm8是8位立即數(shù)(但是可以使用其它立即數(shù)尺寸),且DBPSAD {B/W/D/Q}是指令的操作碼??稍谥噶畹摹扒熬Y”中定義源寄存器中數(shù)據(jù)元素的尺寸,諸如通過使用數(shù)據(jù)粒度位的指示來定義。在多數(shù)實施例中,該位將指示每個數(shù)據(jù)元素是32位或64位,但是可以使用其它變形。在其它實施例中,數(shù)據(jù)元素的尺寸由操作碼自身定義。例如,第一 {B/W/D/Q}標識符分別指示字節(jié)、字、雙字或四字源數(shù)據(jù)元素尺寸。此外,在一些實施例中,后繼{B/W/D/Q}標識符分別指示字節(jié)、字、雙字或四字源數(shù)據(jù)元素尺寸。例如,DBPSADBff指示字節(jié)源數(shù)據(jù)元素和字目的地數(shù)據(jù)元素。
[0064]圖3示出更詳細的示例性向量友好指令格式。
[0065]示例性執(zhí)行方法
[0066]圖4示出在處理器中使用DBPSAD指令的實施例。在401,取出具有第一和第二源操作數(shù)、目的地操作數(shù)、立即數(shù)值和操作數(shù)的DBPSAD指令。如上所述,第一源操作數(shù)和目的地操作數(shù)都是向量寄存器。第二源操作數(shù)可以是向量寄存器或存儲器位置。
[0067]在403,由解碼邏輯來解碼DBPSAD指令。依賴于指令的格式,在該階段可解釋各種數(shù)據(jù),諸如是否要有數(shù)據(jù)變換,寫入和檢索哪些寄存器、要訪問哪些存儲器地址等。
[0068]在405,檢索/讀取源操作數(shù)值。例如,讀取源寄存器,或檢索第二源操作數(shù)的存儲器位置。
[0069]在407,由執(zhí)行資源(諸如一個或多個功能單元)執(zhí)行DBPSAD指令(或包括這一指令的操作,諸如微操作),以對源的每個數(shù)據(jù)通道(即64位數(shù)據(jù)通道)計算第一和第二源的所選數(shù)據(jù)元素(即字節(jié)元素)四聯(lián)組的SAD。以上在圖1的描述中詳述了如何對字節(jié)元素實現(xiàn)該過程的細節(jié)。
[0070]在409,將所計算的SAD值存儲在目的地向量寄存器中。例如,將SAD計算的字結(jié)果存儲在目的地寄存器的數(shù)據(jù)元素位置。一般而言,存儲到目的地數(shù)據(jù)元素位置的內(nèi)容如下:
[0071 ] DEST[O]〈-ABS(SRC1[O]-TMPl[O])+ABS(SRC1[I]-TMPl[I])+ABS(SRC1[2]-TMPl[2])+ABS(SRCl[3]-TMPl[3])
[0072]DEST[I]<-(SRC1 [O]-TMPl [I]) +ABS(SRC1 [I]-TMPl [2]) +ABS(SRC1 [2]-TMPl [3]) +ABS(SRC1[3]-TMP1[4])
[0073]DEST[2]〈-ABS(SRC1[4]-TMPl[2])+ABS(SRC1[5]-TMPl[3])+ABS(SRC1[6]-TMPl[4])+ABS(SRCl[7]-TMPl[5])
[0074]DEST[3]〈-ABS(SRC1[4]-TMPl[3])+ABS(SRC1[5]-TMPl[4])+ABS(SRC1[6]-TMPl[5])+ABS(SRCl[7]-TMPl[6])
[0075]盡管分別地示出了 407和409,但是在一些實施例中,它們是作為指令執(zhí)行的一部分一起執(zhí)行的。
[0076]圖5示出處理DBPSAD指令的方法的實施例。具體而言,以下所詳述的是針對數(shù)據(jù)通道(諸如64位數(shù)據(jù)通道)的。這可以被重復必要的次數(shù),直到所有數(shù)據(jù)通道已被處理。在此實施例中,假設(shè)早先已經(jīng)執(zhí)行操作401-405中的某些操作,如果不是全部,然而,沒有示出它們,以便不使下面呈現(xiàn)的細節(jié)模糊。例如,沒有示出取出和解碼,也沒有示出操作數(shù)檢索。
[0077]在501,選擇第一源的數(shù)據(jù)元素四聯(lián)組。更具體地,從第一源選擇具有偏移(例如四個字節(jié))的兩個不同四聯(lián)組。在圖1中,這是源的最低有效64位。如果源和目的地寄存器是128位,則在后續(xù)迭代中,使用64個最高有效位。
[0078]在503,根據(jù)來自指令的立即數(shù)值的控制位,選擇來自第二源的兩個四聯(lián)組。每個四聯(lián)組與目的地的數(shù)據(jù)元素尺寸相同。從第二源選擇四聯(lián)組是以128位步進尺寸進行的。換言之,從第二源的128位組塊進行該選擇。如果第二源僅為128位,則僅進行四個四聯(lián)組的一次選擇。如果第二源是256位,則進行四個四聯(lián)組的兩次選擇,一次對128最低有效位,一次對128最高有效位。
[0079]通常,立即數(shù)是8位值,且對于每個四聯(lián)組選擇使用兩個位。兩個最低有效位用于選擇第一四聯(lián)組(最低有效),以此類推。例如,對于圖1的TMP1,如果立即數(shù)是“01”則SRC2的位63:32被選擇。
[0080]在505,使用所選的四聯(lián)組,計算SAD。每個SAD由已被合計在一起的多個絕對差計算結(jié)果組成。再次地,這是在數(shù)據(jù)通道基礎(chǔ)上進行的。在圖1中,示出最低有效64位的64位通道。參照該附圖討論如何處理數(shù)據(jù)元素的細節(jié)。
[0081]在507,將所計算的SAD存儲到目的地向量寄存器的數(shù)據(jù)元素位置中。再次地,已經(jīng)針對圖1討論了如何操作的示例性細節(jié)。[0082]圖6示出對于字節(jié)源數(shù)據(jù)元素尺寸和字目的地數(shù)據(jù)元素尺寸,DBPSAD的偽代碼。
[0083]示例性指令格式
[0084]本文中所描述的指令的實施例可以不同的格式體現(xiàn)。另外,在下文中詳述示例性系統(tǒng)、架構(gòu)、以及流水線。指令的實施例可在這些系統(tǒng)、架構(gòu)、以及流水線上執(zhí)行,但是不限于詳述的系統(tǒng)、架構(gòu)、以及流水線。
[0085]通用向量友好指令格式
[0086]向量友好指令格式是適于向量指令(例如,存在專用于向量操作的某些字段)的指令格式。盡管描述了其中通過向量友好指令格式支持向量和標量運算兩者的實施例,但是替換實施例只通過向量友好指令格式使用向量運算。
[0087]圖8A-8B是示出根據(jù)本發(fā)明的實施例的通用向量友好指令格式及其指令模板的框圖。圖8A是示出了根據(jù)本發(fā)明的實施例的通用向量友好指令格式及其A類指令模板的框圖;而圖8B是示出了根據(jù)本發(fā)明的實施例的通用向量友好指令格式及其B類指令模板的框圖。具體地,針對通用向量友好指令格式800定義A類和B類指令模板,兩者包括無存儲器訪問805的指令模板和存儲器訪問820的指令模板。在向量友好指令格式的上下文中的通用術(shù)語指不綁定到任何專用指令集的指令格式。
[0088]盡管將描述其中向量友好指令格式支持64字節(jié)向量操作數(shù)長度(或尺寸)與32位(4字節(jié))或64位(8字節(jié))數(shù)據(jù)元素寬度(或尺寸)(并且由此,64字節(jié)向量由16雙字尺寸的元素或者替換地8四字尺寸的元素組成)、64字節(jié)向量操作數(shù)長度(或尺寸)與16位(2字節(jié))或8位(I字節(jié))數(shù)據(jù)元素寬度(或尺寸)、32字節(jié)向量操作數(shù)長度(或尺寸)與32位(4字節(jié))、64位(8字節(jié))、16位(2字節(jié))、或8位(I字節(jié))數(shù)據(jù)元素寬度(或尺寸)、以及16字節(jié)向量操作數(shù)長度(或尺寸)與32位(4字節(jié))、64位(8字節(jié))、16位(2字節(jié))、或8位(I字節(jié))數(shù)據(jù)元素寬度(或尺寸)的本發(fā)明的實施例,但是替換實施例可支持更大、更小、和/或不同的向量操作數(shù)尺寸(例如,256字節(jié)向量操作數(shù))與更大、更小或不同的數(shù)據(jù)元素寬度(例如,128位(16字節(jié))數(shù)據(jù)元素寬度)。
[0089]圖8A中的A類指令模板包括:1)在無存儲器訪問805的指令模板內(nèi),示出了無存儲器訪問的全部舍入控制型操作810的指令模板、以及無存儲器訪問的數(shù)據(jù)變換型操作815的指令模板;以及2)在存儲器訪問820的指令模板內(nèi),示出存儲器訪問的時效性825的指令模板和存儲器訪問的非時效性830的指令模板。圖8B中的B類指令模板包括:1)在無存儲器訪問805的指令模板內(nèi),示出了無存儲器訪問的寫掩碼控制的部分舍入控制型操作812的指令模板以及無存儲器訪問的寫掩碼控制的vsize型操作817的指令模板;以及
2)在存儲器訪問820的指令模板內(nèi),示出了存儲器訪問的寫掩碼控制827的指令模板。
[0090]通用向量友好指令格式800包括以下列出以在圖8A-8B中示出順序的如下字段。
[0091]格式字段840-該字段中的特定值(指令格式標識符值)唯一地標識了向量友好指令格式,并且由此標識了指令在指令流中以向量友好指令格式的出現(xiàn)。由此,該字段在無需只有通用向量友好指令格式的指令集的意義上是任選的。
[0092]基礎(chǔ)操作字段842-其內(nèi)容區(qū)分了不同的基礎(chǔ)操作。
[0093]寄存器索引字段844-其內(nèi)容直接或者通過地址生成指定了源或目的地操作數(shù)在寄存器中或者在存儲器中的位置。這些包括足夠數(shù)量的位以從PxQ(例如,32x512、16x128、32x1024,64x1024)個寄存器組中選擇N個寄存器。盡管在一個實施例中N可多達三個源和一個目的地寄存器,但是替換實施例可支持更多或更少的源和目的地寄存器(例如,可支持高達兩個源,其中這些源中的一個源還用作目的地,可支持高達三個源,其中這些源中的一個源還用作目的地,可支持高達兩個源和一個目的地)。
[0094]修飾符(modifier)字段846 —其內(nèi)容將以指定存儲器訪問的通用向量指令格式出現(xiàn)的指令與以不指定存儲器訪問的通用向量指令格式出現(xiàn)的指令區(qū)分開;即在無存儲器訪問805的指令模板與存儲器訪問820的指令模板之間。存儲器訪問操作讀取和/或?qū)懭氲酱鎯ζ鲗哟?在一些情況下,使用寄存器中的值來指定源和/或目的地址),而非存儲器訪問操作不這樣(例如,源和/或目的地是寄存器)。盡管在一個實施例中,該字段還在三種不同的方式之間選擇以執(zhí)行存儲器地址計算,但是替換實施例可支持更多、更少或不同的方式來執(zhí)行存儲器地址計算。
[0095]擴充操作字段850 —其內(nèi)容區(qū)分了除基礎(chǔ)操作以外要執(zhí)行的各種不同操作中的哪一個操作。該字段是上下文專用的。在本發(fā)明的一個實施例中,該字段被分成類字段868、α字段852、以及β字段854。擴充操作字段850允許在單一指令而非2、3或4個指令中執(zhí)行共同的多組操作。
[0096]比例字段860 —其內(nèi)容允許用于存儲器地址生成(例如,用于使用2ttw*索引+基址的地址生成)的索引字段的內(nèi)容的縮放。
[0097]位移字段862A —其內(nèi)容用作存儲器地址生成的一部分(例如,用于使用2 索引+基址+位移的地址生成)。
[0098]位移因數(shù)字段862B(注意,位移字段862A直接在位移因數(shù)字段862B上的并置指示使用一個或另一個)一其內(nèi)容用作地址生成的一部分,它指定由存儲器訪問的尺寸(N)縮放的位移因數(shù),其中N是存儲器訪問中的字節(jié)數(shù)量(例如,用于使用2ttw*索引+基址+縮放的位移的地址生成)。忽略冗余的低階位,并且因此位移因數(shù)字段的內(nèi)容乘以存儲器操作數(shù)總尺寸以生成在計算有效地址時所使用的最終位移。N的值由處理器硬件在運行時基于完整操作碼字段874 (稍候在本文中描述)和數(shù)據(jù)操縱字段854C確定。位移字段862A和位移因數(shù)字段862B在它們不用于無存儲器訪問805的指令模板和/或不同的實施例可實現(xiàn)這兩者中的僅一個或均未實現(xiàn)的意義上是任選的。
[0099]數(shù)據(jù)元素寬度字段864 —其內(nèi)容區(qū)分了將要使用大量數(shù)據(jù)元素寬度中的哪一個(在一些實施例中用于所有的指令,在其他實施例中只用于一些指令)。該字段在如果支持僅一個數(shù)據(jù)元素寬度和/或使用操作碼的某一方面來支持數(shù)據(jù)元素寬度則不需要它的意義上是任選的。
[0100]寫掩碼字段870 —其內(nèi)容基于每一數(shù)據(jù)元素位置來控制目的地向量操作數(shù)中的數(shù)據(jù)元素位置是否反映基礎(chǔ)操作和擴充操作的結(jié)果。A類指令模板支持合并-寫掩碼,而B類指令模板支持合并寫掩碼和調(diào)零寫掩碼兩者。當合并的向量掩碼允許在執(zhí)行任何操作(由基礎(chǔ)操作和擴充操作指定)期間保護目的地中的任何元素集免于更新時,在另一實施例中,保持其中對應掩碼位具有O的目的地的每一元素的舊值。相反,當調(diào)零向量掩碼允許在執(zhí)行任何操作(由基礎(chǔ)操作和擴充操作指定)期間使目的地中的任何元素集調(diào)零時,在一個實施例中,目的地的元素在對應掩碼位具有O值時被設(shè)為O。該功能的子集是控制執(zhí)行的操作的向量長度的能力(即,從第一個到最后一個要修改的元素的跨度),然而,被修改的元素不必是連續(xù) 的。由此,寫掩碼字段870允許部分向量操作,這包括加載、存儲、算術(shù)、邏輯等。盡管描述了其中寫掩碼字段870的內(nèi)容選擇了多個寫掩碼寄存器中的包含要使用的寫掩碼的一個寫掩碼寄存器(并且由此寫掩碼字段870的內(nèi)容間接地標識了要執(zhí)行的掩碼操作)的本發(fā)明的實施例,但是替換實施例相反或另外允許掩碼寫字段870的內(nèi)容直接地指定要執(zhí)行的掩碼操作。
[0101]立即數(shù)字段872 —其內(nèi)容允許對立即數(shù)的指定。該字段在實現(xiàn)不支持立即數(shù)的通用向量友好格式中不存在且在不使用立即數(shù)的指令中不存在的意義上是任選的。
[0102]類字段868 —其內(nèi)容在指令的不同的類之間進行區(qū)分。參考圖8A-B,該字段的內(nèi)容在A類和B類指令之間進行選擇。在圖8A-B中,圓角方形用于指示專用值存在于字段中(例如,在圖8A-B中分別用于類字段868的A類868A和B類868B)。
[0103]A類指令模板
[0104]在A類非存儲器訪問805的指令模板的情況下,α字段852被解釋為其內(nèi)容區(qū)分了要執(zhí)行不同擴充操作類型中的哪一種(例如,針對無存儲器訪問的舍入型操作810和無存儲器訪問的數(shù)據(jù)變換型操作815的指令模板分別指定取整852Α.1和數(shù)據(jù)變換852Α.2)的RS字段852Α,而β字段854區(qū)分了要執(zhí)行指定類型的操作中的哪一種。在無存儲器訪問805指令模板中,比例字段860、位移字段862Α以及位移比例字段862Β都不存在。
[0105]無存儲器訪問的指令模板一全部舍入控制型操作
[0106]在無存儲器訪問的全部舍入控制型操作810的指令模板中,β字段854被解釋為其內(nèi)容提供了靜態(tài)舍入的舍入控制字段854Α。盡管在本發(fā)明的所述實施例中舍入控制字段854Α包括抑制所有浮點異常(SAE)字段856和舍入操作控制字段858,但是替換實施例可支持、可將這些概念兩者 都編碼成相同的字段或者只有這些概念/字段中的一個或另一個(例如,可只有舍入操作控制字段858)。
[0107]SAE字段856 —其內(nèi)容區(qū)分是否停用異常事件報告;當SAE字段856的內(nèi)容指示啟用抑制時,給定指令不報告任何種類的浮點異常標志且不引發(fā)任何浮點異常處理程序。
[0108]舍入操作控制字段858 —其內(nèi)容區(qū)分執(zhí)行一組舍入操作中的哪一個(例如,向上舍入、向下舍入、向零舍入、以及就近舍入)。由此,舍入操作控制字段858允許在每一指令的基礎(chǔ)上改變舍入模式。在其中處理器包括用于指定舍入模式的控制寄存器的本發(fā)明的一個實施例中,舍入操作控制字段850的內(nèi)容優(yōu)先于該寄存器值。
[0109]無存儲器訪問的指令模板一數(shù)據(jù)變換型操作
[0110]在無存儲器訪問的數(shù)據(jù)變換型操作815的指令模板中,β字段854被解釋為數(shù)據(jù)變換字段854Β,其內(nèi)容區(qū)分要執(zhí)行大量數(shù)據(jù)變換中的哪一個(例如,無數(shù)據(jù)變換、混合、廣播)。
[0111]在A類存儲器訪問820的指令模板的情況下,α字段852被解釋為驅(qū)逐提示字段852Β,其內(nèi)容區(qū)分要使用驅(qū)逐提示中的哪一個(在圖8Α中,為存儲器訪問時效性825指令模板和存儲器訪問非時效性830的指令模板分別指定時效性852Β.1和非時效性852Β.2),而β字段854被解釋為數(shù)據(jù)操縱字段854C,其內(nèi)容區(qū)分要執(zhí)行大量數(shù)據(jù)操縱操作(也稱為基元(primitive))中的哪一個(例如,無操縱、廣播、源的向上轉(zhuǎn)換、以及目的地的向下轉(zhuǎn)換)。存儲器訪問820的指令模板包括比例字段860、以及任選的位移字段862A或位移比例字段862B。
[0112]向量存儲器指令使用轉(zhuǎn)換支持來執(zhí)行來自存儲器的向量負載并將向量存儲到存儲器。如同有規(guī)律的向量指令,向量存儲器指令以數(shù)據(jù)元素式的方式與存儲器來回傳輸數(shù)據(jù),其中實際傳輸?shù)脑赜蛇x為寫掩碼的向量掩碼的內(nèi)容闡述。
[0113]存儲器訪問的指令模板一時效性
[0114]時效性數(shù)據(jù)是可能很快地重新使用足以從高速緩存受益的數(shù)據(jù)。然而,這是提示且不同的處理器可以以不同的方式實現(xiàn)它,包括完全忽略該提示。
[0115]存儲器訪問的指令模板一非時效性
[0116]非時效性數(shù)據(jù)是不可能很快地重新使用足以從第一級高速緩存中的高速緩存受益且應當給予驅(qū)逐優(yōu)先級的數(shù)據(jù)。然而,這是提示且不同的處理器可以以不同的方式實現(xiàn)它,包括完全忽略該提示。
[0117]B類指令模板
[0118]在B類指令模板的情況下,α字段852被解釋為寫掩碼控制(Z)字段852C,其內(nèi)容區(qū)分由寫掩碼字段870控制的寫掩碼應當是合并還是歸零。
[0119]在B類非存儲器訪問805的指令模板的情況下,β字段854的一部分被解釋為RL字段857Α,其內(nèi)容區(qū)分要執(zhí)行不同擴充操作類型中的哪一種(例如,針對無存儲器訪問的寫掩碼控制部分舍入控制類型操作812的指令模板和無存儲器訪問的寫掩碼控制VSIZE型操作817的指令模板分別指定舍入857Α.1和向量長度(VSIZE) 857Α.2),而β字段854的其余部分區(qū)分要執(zhí)行指定 類型的操作中的哪一種。在無存儲器訪問805指令模板中,比例字段860、位移字段862Α以及位移比例字段862Β都不存在。
[0120]在無存儲器訪問的寫掩碼控制的部分舍入控制型操作810的指令模板中,β字段854的其余部分被解釋為舍入操作字段859Α,并且停用異常事件報告(給定指令不報告任何種類的浮點異常標志且不喚起任何浮點異常處理程序)。
[0121]舍入操作控制字段859Α—只作為舍入操作控制字段858,其內(nèi)容區(qū)分執(zhí)行一組舍入操作中的哪一個(例如,向上舍入、向下舍入、向零舍入、以及就近舍入)。由此,舍入操作控制字段859Α允許在每一指令的基礎(chǔ)上改變舍入模式。在其中處理器包括用于指定舍入模式的控制寄存器的本發(fā)明的一個實施例中,舍入操作控制字段850的內(nèi)容優(yōu)先于該寄存器值。
[0122]在無存儲器訪問的寫掩碼控制VSIZE型操作817的指令模板中,β字段854的其余部分被解釋為向量長度字段859Β,其內(nèi)容區(qū)分了要執(zhí)行大量數(shù)據(jù)向量長度中的哪一個(例如,128字節(jié)、256字節(jié)、或512字節(jié))。
[0123]在B類存儲器訪問820的指令模板的情況下,β字段854的一部分被解釋為廣播字段857Β,其內(nèi)容區(qū)分是否要執(zhí)行廣播型數(shù)據(jù)操縱操作,而β字段854的其余部分被解釋為向量長度字段859Β。存儲器訪問820的指令模板包括比例字段860、以及任選的位移字段862Α或位移比例字段862Β。
[0124]針對通用向量友好指令格式800,示出完整操作碼字段874,包括格式字段840、基礎(chǔ)操作字段842以及數(shù)據(jù)元素寬度字段864。盡管示出了其中完整操作碼字段874包括所有這些字段的一個實施例,但是完整操作碼字段874包括在不支持所有這些字段的實施例中的少于所有的這些字段。完整操作碼字段874提供操作碼(opcode)。
[0125]擴充操作字段850、數(shù)據(jù)元素寬度字段864以及寫掩碼字段870允許這些特征在每一指令的基礎(chǔ)上以通用向量友好指令格式指定。[0126]寫掩碼字段和數(shù)據(jù)元素寬度字段的組合創(chuàng)建各種類型的指令,其中這些指令允許基于不同的數(shù)據(jù)元素寬度應用該掩碼。
[0127]在A類和B類內(nèi)找到的各種指令模板在不同的情形下是有益的。在本發(fā)明的一些實施例中,不同處理器或者處理器內(nèi)的不同核可只有支持僅A類、僅B類、或者可支持兩類。舉例而言,期望用于通用計算的高性能通用無序核可只支持B類,期望主要用于圖形和/或科學(吞吐量)計算的核可只支持A類,并且期望用于兩者的核可支持兩者(當然,具有來自兩類的模板和指令的一些混合的核,但是并非來自兩類的所有模板和指令都在本發(fā)明的范圍內(nèi))。同樣,單一處理器可包括多個核,所有核支持相同的類或者其中不同的核支持不同的類。舉例而言,在具有分離的圖形和通用核的處理器中,圖形核中的期望主要用于圖形和/或科學計算的一個核可僅支持A類,而通用核中的一個或多個可以是具有期望用于通用計算的僅支持B類的無序執(zhí)行和寄存器重命名的高性能通用核。沒有單獨的圖形核的另一處理器可包括支持A類和B類兩者的一個或多個通用有序或無序核。當然,在本發(fā)明的不同實施例中,來自一類的特征也可在其他類中實現(xiàn)。以高級語言撰寫的程序可被輸入(例如,僅僅按時間編譯或者統(tǒng)計編譯)到各種不同的可執(zhí)行形式,包括:1)只有用于執(zhí)行的目標處理器支持的類的指令的形式;或者2)具有使用所有類的指令的不同組合而撰寫的替換例程且具有選擇這些例程以基于由當前正在執(zhí)行代碼的處理器支持的指令而執(zhí)行的控制流代碼的形式。
[0128]示例性專用向量友好指令格式
[0129]圖9是示出根據(jù)本發(fā)明的實施例的示例性專用向量友好指令格式的框圖。圖9示出在其指定位置、尺寸、解釋和字段的次序、以及那些字段中的一些字段的值的意義上是專用的專用向量友好指令格式900。專用向量友好指令格式900可用于擴展x86指令集,并且由此一些字段類似于在現(xiàn)有x86指令集及其擴展(例如,AVx)中使用的那些字段或與之相同。該格式保持與具有擴展的現(xiàn)有x86指令集的前綴編碼字段、實操作碼字節(jié)字段、MOD R/M字段、SIB字段、位移字段、以及立即數(shù)字段一致。示出來自圖8的字段,來自圖9的字段映射到來自圖8的字段。
[0130]應當理解,雖然出于說明的目的在通用矢量友好指令格式800的上下文中,本發(fā)明的實施例參考專用矢量友好指令格式900進行了描述,但是本發(fā)明不限于專用矢量友好指令格式900,聲明的地方除外。例如,通用向量友好指令格式800構(gòu)想各種字段的各種可能的尺寸,而專用向量友好指令格式900被示為具有專用尺寸的字段。作為具體示例,盡管在專用向量友好指令格式900中數(shù)據(jù)元素寬度字段864被示為一位字段,但是本發(fā)明不限于此(即,通用向量友好指令格式800構(gòu)想數(shù)據(jù)元素寬度字段864的其他尺寸)。
[0131]通用向量友好指令格式800包括以下列出的按照圖9A中示出的順序的如下字段。
[0132]EVEX前綴(字節(jié)0-3) 902 —以四字節(jié)形式進行編碼。
[0133]格式字段840(EVEX字節(jié)0,位[7:0]) —第一字節(jié)(EVEX字節(jié)O)是格式字段840,并且它包含0x62 (在本發(fā)明的一個實施例中用于區(qū)分向量友好指令格式的唯一值)。
[0134]第二-第四字節(jié)(EVEX字節(jié)1-3)包括提供專用能力的大量位字段。
[0135]REX 字段 905 (EVEX 字節(jié) I,位[7-5]) —由 EVEX.R 位字段(EVEX 字節(jié) I,位[7] - R)、EVEX.X 位字段(EVEX 字節(jié) 1,位[6] - X)以及(857BEX 字節(jié) 1,位[5] - B)組成。EVEX.R、EVEX.X和EVEX.B位字段提供與對應VEX位字段相同的功能,并且使用(多個)I補碼的形式進行編碼,即ZMMO被編碼為1111B,ZMM15被編碼為0000B。這些指令的其他字段對如在本領(lǐng)域中已知的寄存器索引的較低三個位(rrr、xxx、以及bbb)進行編碼,由此Rrrr、Xxxx以及Bbbb可通過增加EVEX.R、EVEX.X以及EVEX.B來形成。
[0136]REX’字段810—這是REX’字段810的第一部分,并且是用于對擴展的32個寄存器集合的較高16個或較低16個寄存器進行編碼的EVEX.R’位字段(EVEX字節(jié)1,位[4] -R,)。在本發(fā)明的一個實施例中,該位與以下指示的其他位一起以位顛倒的格式存儲以(在公知x86的32位模式下)與其實操作碼字節(jié)是62的BOUND指令進行區(qū)分,但是在MOD R/Μ字段(在下文中描述)中不接受MOD字段中的值11 ;本發(fā)明的替換實施例不以顛倒的格式存儲該指示的位以及其他指示的位。值I用于對較低16個寄存器進行編碼。換句話說,通過組合EVEX.R’、EVEX.R、以及來自其他字段的其他RRR來形成R’ Rrrr。
[0137]操作碼映射字段915(EVEX字節(jié)1,位[3:0] - _m)-其內(nèi)容對隱含的前導操作碼字節(jié)(0F、0F38、或0F3)進行編碼。
[0138]數(shù)據(jù)元素寬度字段864 (EVEX字節(jié)2,位[7] - W) 一由記號EVEX.W表示。EVEX.W用于定義數(shù)據(jù)類型(32位數(shù)據(jù)元素或64位數(shù)據(jù)元素)的粒度(尺寸)。
[0139]EVEX.vvvv920 (EVEX 字節(jié) 2,位[6:3]_vvvv) — EVEX.vvvv 的作用可包括如下:1)EVEX.VVVV對以顛倒((多個)1補碼)的形式指定的第一源寄存器操作數(shù)進行編碼且對具有兩個或兩個以上源操作數(shù)的指令有效;2)EVEX.vvvv針對特定向量位移對以(多個)I補碼的形式指定的目的地寄存器操作數(shù)進行編碼;或者3)EVEX.vvvv不對任何操作數(shù)進行編碼,保留該字段,并且應當包含1111b。由此,EVEX.vvvv字段920對以顛倒((多個)1補碼)的形式存儲的第一源寄存器指定符的4個低階位進行編碼。取決于該指令,額外不同的EVEX位字段用于將指定符尺寸擴展到32個寄存器。 [0140]EVEX.U868類字段(EVEX字節(jié)2,位[2]-U)—如果EVEX.U = 0,則它指示A類或EVEX.U0,如果 EVEX.U = 1,則它指示 B 類或 EVEX.Ul。
[0141]前綴編碼字段925 (EVEX字節(jié)2,位[1:0]-ρρ) —提供了用于基礎(chǔ)操作字段的附加位。除了對以EVEX前綴格式的傳統(tǒng)SSE指令提供支持以外,這也具有的壓縮SMD前綴的益處(EVEX前綴只需要2位,而不是需要字節(jié)來表達SMD前綴)。在一個實施例中,為了支持使用以傳統(tǒng)格式和以EVEX前綴格式的SMD前綴(66H、F2H、F3H)的傳統(tǒng)SSE指令,這些傳統(tǒng)SMD前綴被編碼成SMD前綴編碼字段;并且在運行時在提供給解碼器的PLA之前被擴展成傳統(tǒng)SMD前綴(因此PLA可執(zhí)行傳統(tǒng)和EVEX格式的這些傳統(tǒng)指令,而無需修改)。雖然較新的指令可將EVEX前綴編碼字段的內(nèi)容直接作為操作碼擴展,但是為了一致性,特定實施例以類似的方式擴展,但允許由這些傳統(tǒng)SIMD前綴指定不同的含義。替換實施例可重新設(shè)計PLA以支持2位SMD前綴編碼,并且由此不需要擴展。
[0142]α 字段 852 (EVEX 字節(jié) 3,位[7] - EH,也稱為 EVEX.EH、EVEX.rs、EVEX.RL、EVEX.寫掩碼控制、以及EVEX.N,還被示為具有α) —如先前所述的,該字段是上下文專用的。
[0143]β 字段 854(EVEX 字節(jié) 3,位[6:4]_SSS,也稱為 EVEX.s2_。、EVEX.r2_。、EVEX.rrl,EVEX.LLO、EVEX.LLB,還被示為具有β β β) —如先前所述,該字段是內(nèi)容專用的。
[0144]REX’字段810 —這是REX’字段的其余部分,并且是可用于對擴展的32個寄存器集合的較高16個或較低16寄存器進行編碼的EVEX.V’位字段(EVEX字節(jié)3,位[3] - V’)。該位以位反轉(zhuǎn)的格式存儲。值I用于對較低16個寄存器進行編碼。換句話說,通過組合EVEX.V’、EVEX.vvvv 來形成 V’ VVVV。
[0145]寫掩碼字段870 (EVEX字節(jié)3,位[2:0]_kkk) —其內(nèi)容指定寫掩碼寄存器中的寄存器索引,如先前所述的。在本發(fā)明的一個實施例中,專用值EVEX.kkk = 000具有暗示沒有寫掩碼用于特定指令(這可以以各種方式(包括使用硬連線到所有的寫掩碼或者旁路掩碼硬件的硬件)實現(xiàn))的特別行為。
[0146]實操作碼字段930 (字節(jié)4)還被稱為操作碼字節(jié)。操作碼的一部分在該字段中指定。
[0147]MOD R/Μ字段940 (字節(jié)5)包括MOD字段942、Reg字段944、以及R/Μ字段946。如先前所述的,MOD字段942的內(nèi)容在存儲器訪問和非存儲器訪問的操作之間進行區(qū)分。Reg字段944的作用可被歸結(jié)為兩種情形:對目的地寄存器操作數(shù)或源寄存器操作數(shù)進行編碼;或者被視為操作碼擴展且不用于對任何指令操作數(shù)進行編碼。R/Μ字段946的作用可包括如下:對參考存儲器地址的指令操作數(shù)進行編碼;或者對目的地寄存器操作數(shù)或源寄存器操作數(shù)進行編碼。
[0148]比例索引基址(SIB)字節(jié)(字節(jié)6) —如先前所述的,比例字段850的內(nèi)容用于存儲器地址生成。SIB.xxx954和SIB.bbb956 一先前已經(jīng)針對寄存器索引Xxxx和Bbbb參考了這些字段的內(nèi)容。
[0149]位移字段862A (字節(jié)7-10) —當MOD字段942包含10時,字節(jié)7_10是位移字段862A,并且它與傳統(tǒng)32位位移(disp32) —樣地工作,并且以字節(jié)粒度工作。
[0150]位移因數(shù)字段862B (字節(jié)7) —當MOD字段942包含OI時,字節(jié)7是位移因數(shù)字段862B。該字段的位置與傳統(tǒng)x86指令集8位位移(disp8)的位置相同,它以字節(jié)粒度工作。由于dispS是符號擴展的,因此它可只在-128和127字節(jié)偏移量之間尋址,在64字節(jié)的高速緩存線的方面,disp8使用可被設(shè)為僅四個真正有用的值-128、-64、0和64的8位;由于常常需要更大的范圍,所以使用disp32 ;然而,disp32需要4個字節(jié)。與disp8和disp32對比,位移因數(shù)字段862B是dispS的重新解釋;當使用位移因數(shù)字段862B時,實際位移通過位移因數(shù)字段的內(nèi)容乘以存儲器操作數(shù)訪問的尺寸(N)確定。該類型的位移被稱為disp8*N。這減小了平均指令長度(用于位移但具有大得多的范圍的單一字節(jié))。這種壓縮位移基于有效位移是存儲器訪問的粒度的倍數(shù)的假設(shè),并且由此地址偏移量的冗余低階位不需要被編碼。換句話說,位移因數(shù)字段862B替代傳統(tǒng)x86指令集8位位移。由此,位移因數(shù)字段862B以與x86指令集8位位移相同的方式(因此在ModRM/SIB編碼規(guī)則中沒有變化)進行編碼,唯一的不同在于,dispS超載至disp8*N。換句話說,在編碼規(guī)則或編碼長度中沒有變化,而僅在通過硬件對位移值的解釋中有變化(這需要按存儲器操作數(shù)的尺寸來按比例縮放位移量以獲得字節(jié)式地址偏移量)。
[0151]立即數(shù)字段872如先前所述地操作。
[0152]完整操作碼字段
[0153]圖9B是示出根據(jù)本發(fā)明的實施例的構(gòu)成完整操作碼字段874的具有專用向量友好指令格式900的字段的框圖。具體地,完整操作碼字段874包括格式字段840、基礎(chǔ)操作字段842、以及數(shù)據(jù)元素寬度(W)字段864。基礎(chǔ)操作字段842包括前綴編碼字段925、操作碼映射字段915以及實操作碼字段930。
[0154] 寄存器索引字段[0155]圖9C是示出根據(jù)本發(fā)明的一個實施例的構(gòu)成寄存器索引字段844的具有專用向量友好指令格式900的字段的框圖。具體地,寄存器索引字段844包括REX字段905、REX’字段 910、MODR/M.reg 字段 944、MODR/M.r/m 字段 946、VVVV 字段 920、xxx 字段 954 以及bbb 字段 956。
[0156]擴充操作字段
[0157]圖9D是示出根據(jù)本發(fā)明的一個實施例的構(gòu)成擴充操作字段850的具有專用向量友好指令格式900的字段的框圖。當類(U)字段868包含O時,它表達EVEX.U0(A類868A);當它包含I時,它表達EVEX.U1?類868B)。當U = O且MOD字段942包含11 (表達無存儲器訪問操作)時,α字段852 (EVEX字節(jié)3,位[7] - EH)被解釋為rs字段852A。當rs字段852A包含I (舍入852A.1)時,β字段854 (EVEX字節(jié)3,位[6:4] - SSS)被解釋為舍入控制字段854A。舍入控制字段854A包括一位SAE字段856和兩位舍入操作字段858。當rs字段852A包含0(數(shù)據(jù)變換852A.2)時,β字段854 (EVEX字節(jié)3,位[6:4] - SSS)被解釋為三位數(shù)據(jù)變換字段854B。當U = O且MOD字段942包含00、01或10 (表達存儲器訪問操作)時,α字段852 (EVEX字節(jié)3,位[7] -EH)被解釋為驅(qū)逐提示(EH)字段852B且β字段854(EVEX字節(jié)3,位[6:4] - SSS)被解釋為三位數(shù)據(jù)操縱字段854C。
[0158]當U = I時,α字段852 (EVEX字節(jié)3,位[7] - EH)被解釋為寫掩碼控制(Z)字段852C。當U = I且MOD字段942包含11 (表明無存儲器訪問操作)時,β字段854的一部分(EVEX字節(jié)3,位[4] - S0)被解釋為RL字段857Α ;當它包含I (舍入857Α.1)時,β字段854的其余部分(EVEX字節(jié)3,位[6_5] - S2^1)被解釋為舍入操作字段859Α,而當RL字段857Α包含0(VSIZE857.A2)時,β字段854的其余部分(EVEX字節(jié)3,位[6-5]-?^)被解釋為向量長度字段859B(EVEX字節(jié)3,位[6_5] - L1J。當U= I且MOD字段942包含00、01或10(表明存儲器訪問 操作)時,β字段854(EVEX字節(jié)3,位[6:4] - SSS)被解釋為向量長度字段859B (EVEX字節(jié)3,位[6-5] - L卜0)和廣播字段857B (EVEX字節(jié)3,位[4] - B)。
[0159]示例性寄存器架構(gòu)
[0160]圖10是根據(jù)本發(fā)明的一個實施例的寄存器架構(gòu)1000的框圖。在所示出的實施例中,有32個512位寬的向量寄存器1010 ;這些寄存器被引用為zmmO到zmm31。較低的16zmm寄存器的較低階256個位覆蓋在寄存器ymmO-16上。較低的16zmm寄存器的較低階128個位(ymm寄存器的較低階128個位)覆蓋在寄存器xmmO-15上。專用向量友好指令格式900對這些覆蓋的寄存器組操作,如在以下表格中所示的。
[0161]
【權(quán)利要求】
1.一種響應于單個向量雙塊打包絕對差求和指令而在計算機處理器中執(zhí)行向量雙塊打包絕對差求和(SAD)的方法,所述指令包括目的地向量寄存器操作數(shù)、第一和第二源操作數(shù)、立即數(shù)、以及操作碼,所述方法包括以下步驟: 執(zhí)行所述單個向量雙塊打包絕對差求和指令,以在每數(shù)據(jù)通道的基礎(chǔ)上計算所述第一和第二源的數(shù)據(jù)元素的所選四聯(lián)組的SAD ;以及 將每個所計算的SAD存儲到所述目的地向量寄存器中。
2.如權(quán)利要求1所述的方法,其特征在于,所述第一和第二源的所選四聯(lián)組的數(shù)據(jù)元素是字節(jié)尺寸的。
3.如權(quán)利要求2所述的方法,其特征在于,所述目的地寄存器的數(shù)據(jù)元素是字尺寸的。
4.如權(quán)利要求1所述的方法,其特征在于,所述第一源操作數(shù)是向量寄存器,且所述第二源操作數(shù)是存儲器位置。
5.如權(quán)利要求1所述的方法,其特征在于,所述第一和第二源操作數(shù)是向量寄存器。
6.如權(quán)利要求1所述的方法,其特征在于,所述第一和第二源和所述目的地向量寄存器操作數(shù)都采用從128位、256位、和512位構(gòu)成的組中選擇的相同尺寸。
7.如權(quán)利要求1所述的方法,其特征在于,所存儲的SAD包括: 在所述目的地寄存器 的最低有效位置,所存儲的SAD是 所述第一源的最低有效數(shù)據(jù)元素位置減去所述第二源的最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第二最低有效數(shù)據(jù)元素位置減去所述第二源的第二最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第三最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第四最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值; 在所述目的地寄存器的第二最低有效位置,所存儲的SAD是 所述第一源的最低有效數(shù)據(jù)元素位置減去所述第二源的第二最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第二最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第三最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第四最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值; 在所述目的地寄存器的第三最低有效位置,所存儲的SAD是 所述第一源的第五最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第六最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第七最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第八最低有效數(shù)據(jù)元素位置減去所述第二源的第六最低有效數(shù)據(jù)元素位置的絕對值;以及 在所述目的地寄存器的第四最低有效位置,所存儲的SAD是 所述第一源的第五最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第六最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第七最低有效數(shù)據(jù)元素位置減去所述第二源的第六最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第八最低有效數(shù)據(jù)元素位置減去所述第二源的第七最低有效數(shù)據(jù)元素位置的絕對值。
8.—種制品,包括: 其上存儲有指令表示的有形機器可讀存儲介質(zhì),其中所述指令的格式指定第一和第二源以及立即數(shù)作為其源操作數(shù),并且指定單個目的地向量寄存器作為其目的地,并且其中所述指令格式包括操作碼,所述操作碼響應于所述單個指令的單次發(fā)生,指示機器以導致:在每數(shù)據(jù)通道的基礎(chǔ)上計算所述第一和第二源的數(shù)據(jù)元素的所選四聯(lián)組的SAD,并且將每個所計算的SAD存儲到所述目的地向量寄存器中。
9.如權(quán)利要求8所述的制品,其特征在于,所述第一和第二源的所選四聯(lián)組的數(shù)據(jù)元素是字節(jié)尺寸的。
10.如權(quán)利要求9所述的制品,其特征在于,所述目的地寄存器的數(shù)據(jù)元素是字尺寸 的。
11.如權(quán)利要求8所述的制品,其特征在于,所述第一源操作數(shù)是向量寄存器,且所述第二源操作數(shù)是存儲器位置。
12.如權(quán)利要求8所述的制品,其特征在于,所述第一和第二源操作數(shù)是向量寄存器。
13.如權(quán)利要求8所述的制品,其特征在于,所述第一和第二源和所述目的地向量寄存器操作數(shù)都采用從128位、256位、和512位構(gòu)成的組中選擇的相同尺寸。
14.如權(quán)利要求8所述的制品,其特征在于,所存儲的SAD包括: 在所述目的地寄存器的最低有效位置,所存儲的SAD是 所述第一源的最低有效數(shù)據(jù)元素位置減去所述第二源的最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第二最低有效數(shù)據(jù)元素位置減去所述第二源的第二最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第三最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第四最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值; 在所述目的地寄存器的第二最低有效位置,所存儲的SAD是 所述第一源的最低有效數(shù)據(jù)元素位置減去所述第二源的第二最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第二最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第三最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第四最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值; 在所述目的地寄存器的第三最低有效位置,所存儲的SAD是 所述第一源的第五最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第六最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第七最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第八最低有效數(shù)據(jù)元素位置減去所述第二源的第六最低有效數(shù)據(jù)元素位置的絕對值;以及 在所述目的地寄存器的第四最低有效位置,所存儲的SAD是 所述第一源的第五最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第六最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第七最低有效數(shù)據(jù)元素位置減去所述第二源的第六最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第八最低有效數(shù)據(jù)元素位置減去所述第二源的第七最低有效數(shù)據(jù)元素位置的絕對值。
15.一種裝置,包括: 硬件解碼器,用于解碼單個向量雙塊打包絕對差求和指令,所述指令包括目的地向量寄存器操作數(shù)、第一和第二源操作數(shù)、立即數(shù)、以及操作碼; 執(zhí)行邏輯,用于在每數(shù)據(jù)通道的基礎(chǔ)上,計算所述第一和第二源的數(shù)據(jù)元素的所選四聯(lián)組的SAD,并將每個所計算的SAD存儲到所述目的地向量寄存器中。
16.如權(quán)利要求15所述的裝置,其特征在于,所述第一和第二源的所選四聯(lián)組的數(shù)據(jù)元素是字節(jié)尺寸的。
17.如權(quán)利要求16所述的裝置,其特征在于,所述目的地寄存器的數(shù)據(jù)元素是字尺寸的。
18.如權(quán)利要求15所述的裝置,其特征在于,所述第一源操作數(shù)是向量寄存器,且所述第二源操作數(shù)是存儲器位置。
19.如權(quán)利要求15所述的裝置,其特征在于,所述第一和第二源操作數(shù)是向量寄存器。
20.如權(quán)利要求15所述的裝置,其特征在于,所存儲的SAD包括: 在所述目的地寄存器 的最低有效位置,所存儲的SAD是 所述第一源的最低有效數(shù)據(jù)元素位置減去所述第二源的最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第二最低有效數(shù)據(jù)元素位置減去所述第二源的第二最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第三最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第四最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值; 在所述目的地寄存器的第二最低有效位置,所存儲的SAD是 所述第一源的最低有效數(shù)據(jù)元素位置減去所述第二源的第二最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第二最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第三最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第四最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值; 在所述目的地寄存器的第三最低有效位置,所存儲的SAD是 所述第一源的第五最低有效數(shù)據(jù)元素位置減去所述第二源的第三最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第六最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第七最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第八最低有效數(shù)據(jù)元素位置減去所述第二源的第六最低有效數(shù)據(jù)元素位置的絕對值;以及 在所述目的地寄存器的第四最低有效位置,所存儲的SAD是 所述第一源的第五最低有效數(shù)據(jù)元素位置減去所述第二源的第四最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第六最低有效數(shù)據(jù)元素位置減去所述第二源的第五最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第七最低有效數(shù)據(jù)元素位置減去所述第二源的第六最低有效數(shù)據(jù)元素位置的絕對值加上所述第一源的第八最低有效數(shù)據(jù)元素位置減去所述第二源的第七最低有效數(shù)據(jù)元素位置的絕對值。
【文檔編號】G06F9/06GK104025019SQ201180075747
【公開日】2014年9月3日 申請日期:2011年12月23日 優(yōu)先權(quán)日:2011年12月23日
【發(fā)明者】E·烏爾德-阿邁德-瓦爾, M·哈高格, R·凡倫天, A·格雷德斯廷, S·盧巴諾維奇, Z·斯波伯 申請人:英特爾公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
千阳县| 钟山县| 建始县| 黔南| 霍城县| 始兴县| 天等县| 龙州县| 郓城县| 林甸县| 平山县| 新乐市| 柳江县| 延安市| 山阴县| 天峻县| 广南县| 将乐县| 万源市| 六枝特区| 含山县| 天门市| 桂平市| 永川市| 东阿县| 青州市| 淮南市| 军事| 罗定市| 大方县| 象山县| 奉化市| 潜山县| 奈曼旗| 鸡东县| 西峡县| 新野县| 道真| 江北区| 玉龙| 恩施市|