專利名稱:使用存儲(chǔ)器來(lái)改變數(shù)據(jù)相位或頻率的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及可以用于將lt據(jù)從一個(gè)頻率或相位轉(zhuǎn)換為另 一頻 率或相^f立的存^f諸系統(tǒng)。
背景技術(shù):
在凄t據(jù)處理過(guò)程中,可以以不同的時(shí)鐘頻率4丸行不同的才喿作, 并且可能需要改變數(shù)據(jù)頻率。例如,計(jì)算機(jī)顯示在功能上變得越來(lái) 越多樣化,并且可以以不同的頻率對(duì)圖像數(shù)據(jù)執(zhí)行不同的功能。靜 態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)可以用于數(shù)據(jù)頻率轉(zhuǎn)換。可以使用單 端口 SRAM (SPSRAM)或雙端口 SRAM (DPSRAM )。可以同時(shí) 對(duì)DPSRAM進(jìn)行讀取和寫(xiě)入,但是其面積是相同容量的SPSRAM 的兩倍或更多倍。這是顯著不利的,這是由于在電路板上可用的空 間有限,尤其是由于顯示器尺寸已越來(lái)越大,從而需要更大的存儲(chǔ) 器來(lái)存儲(chǔ)圖像數(shù)據(jù)。
發(fā)明內(nèi)容
這個(gè)部分相無(wú)述了本發(fā)明的一些實(shí)施例的一些特;f正。其他特;〖正在 隨后的部分中進(jìn)行描述。本發(fā)明由所附權(quán)利要求限定。
本發(fā)明的一些實(shí)施例提供了一種具有簡(jiǎn)單配置和小尺寸的數(shù) 據(jù)處理設(shè)備,其可以使用簡(jiǎn)單的操作來(lái)改變數(shù)椐頻率并具有大的數(shù) 據(jù)存儲(chǔ)量。
因此, 一些實(shí)施例提供了一種數(shù)據(jù)處理設(shè)備,包括第一存儲(chǔ) 器,包括第一輸入/輸出端口和第二輸入/輸出端口;第二存儲(chǔ)器, 連接至第一存儲(chǔ)器并包括第三輸入/輸出端口;以及控制器,用于控 制第 一和第二存儲(chǔ)器執(zhí)行以下操作(a)通過(guò)第 一輸入/輸出端口將 數(shù)據(jù)寫(xiě)入第一存儲(chǔ)器;(b )通過(guò)第二輸入/輸出端口從第一存儲(chǔ)器讀 取數(shù)據(jù);(c )通過(guò)第三輸入/輸出端口將從第一存儲(chǔ)器讀出的數(shù)據(jù)寫(xiě) 入第二存儲(chǔ)器;以及(d)通過(guò)第三輸入/輸出端口從第二存儲(chǔ)器讀 取數(shù)據(jù);其中,以第一頻率執(zhí)行操作(a)以及均以第二頻率執(zhí)行 操作(b)、 (c)、 (d)中的每一個(gè)操作,其中,(i )第一頻率不同 于第二頻率,或者(ii )第一頻率等于第二頻率,但是在操作(b)、 (c)和(d)中的每個(gè)操作中,數(shù)據(jù)的相位與操作(a)中的有所不 同。
在一些實(shí)施例中,第 一輸入/輸出端口包括用于接收用于使操作 (a)同步的時(shí)鐘信號(hào)的第一時(shí)鐘端,以及第二輸入/輸出端口包括 用于接收用于使操作(b)同步的時(shí)鐘信號(hào)的第二時(shí)鐘端,以及其 中,控制器將第一時(shí)鐘信號(hào)施加至第一時(shí)鐘端,并同時(shí)將第二時(shí)鐘 信號(hào)施加至第二時(shí)鐘端,第一和第二時(shí)鐘信號(hào)的相位或頻率不同, 并且控制器控制第一存儲(chǔ)器以使操作(a)和(b)交迭。在一些實(shí)施例中,以寫(xiě)入第 一存儲(chǔ)器的順序從第 一存儲(chǔ)器中來(lái) 順序地讀取凄t據(jù)。
在一些實(shí)施例中,第三輸入/輸出端口包括用于使操作(C )和 (d)同步的第三時(shí)鐘端,并且控制器將第二時(shí)鐘信號(hào)施加至第三
時(shí)4f端。
在一些實(shí)施例中,第一頻率不同于第二頻率。
在一些實(shí)施例中,第二頻率為第一頻率的n倍,其中,n為大 于1的整凄t。
在一些實(shí)施例中,以第二頻率n次/人第一存^f諸器讀取數(shù)據(jù)。
在一些實(shí)施例中,第一和第二時(shí)鐘信號(hào)具有相同的頻率,但是 相^f立不同。
一些實(shí)施例包括時(shí)鐘發(fā)生器,用于產(chǎn)生具有不同頻率的第一 和第二時(shí)鐘信號(hào)。
在一些實(shí)施例中,第一存儲(chǔ)器具有比第二存儲(chǔ)器小的容量。
一些實(shí)施例提供了一種數(shù)據(jù)處理設(shè)備,包括第一存儲(chǔ)器,包 括第一時(shí)鐘端和第二時(shí)鐘端;第二存儲(chǔ)器,包括第三時(shí)鐘端;以及 控制器,用于將第 一時(shí)鐘信號(hào)提供給第 一時(shí)鐘端以將數(shù)據(jù)寫(xiě)入第一 存儲(chǔ)器,以及將第二時(shí)鐘信號(hào)提供給第二時(shí)鐘端以從第 一存儲(chǔ)單元 讀取數(shù)據(jù),第二時(shí)鐘信號(hào)不同于第一時(shí)鐘信號(hào),并且用于將第二時(shí) 鐘信號(hào)提供給第二存儲(chǔ)器,以將從第一存儲(chǔ)器讀出的數(shù)據(jù)寫(xiě)入第二 存儲(chǔ)器以及從第二存儲(chǔ)器讀取數(shù)據(jù)。在一些實(shí)施例中,第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)凈皮同時(shí)施加至 第一存儲(chǔ)器,以同時(shí)對(duì)第一存儲(chǔ)器進(jìn)行寫(xiě)入和讀取。
在一些實(shí)施例中,第一和第二時(shí)鐘信號(hào)的頻率不同。
在一些實(shí)施例中,第一和第二時(shí)鐘信號(hào)的相位不同。
一些實(shí)施例提供了 一種用于控制數(shù)據(jù)處理設(shè)備的方法,數(shù)據(jù)處 理設(shè)備包括第 一存儲(chǔ)器,第 一存儲(chǔ)器包括第 一輸入/輸出端口和第二 輸入/輸出端口,該數(shù)據(jù)處理設(shè)備還包括第二存儲(chǔ)器,第二存儲(chǔ)器包
括第三輸入/輸出端口,該方法包括(a)通過(guò)第一輸入/輸出端口 將數(shù)據(jù)寫(xiě)入第一存儲(chǔ)器;(b )通過(guò)第二輸入/輸出端口從第一存儲(chǔ)器 讀取數(shù)據(jù);(c )通過(guò)第三輸入/輸出端口將從第一存儲(chǔ)器讀出的數(shù)據(jù) 寫(xiě)入第二存儲(chǔ)器;以及(d)通過(guò)第三輸入/輸出端口從第二存儲(chǔ)器 讀取數(shù)據(jù);其中,以相同的頻率執(zhí)行操作(b)、 (c)、 (d)。
在一些實(shí)施例中,以第一頻率4丸行4喿作(a),并且才丸行才喿作(b)、 (c)、 (d)的頻率是為第一頻率的n倍的第二頻率,其中,n為大 于1的整數(shù),以及在操作(b)中,以第二頻率n次從第一存儲(chǔ)器 讀取ft據(jù)。
在一些實(shí)施例中,以與操作(b)、 (c)、 (d)相同的頻率執(zhí)行 操作(a),所述頻率是使操作(a)同步的第一時(shí)鐘信號(hào)的頻率,并 且也是使操作(b)、 (c)、 (d)同步的第二時(shí)鐘信號(hào)的頻率,第一 和第二時(shí)鐘信號(hào)的相位不同。
圖1是根據(jù)本發(fā)明的示例性實(shí)施例的存儲(chǔ)系統(tǒng)的框圖。
9圖2是示出根據(jù)本發(fā)明的示例性實(shí)施例的存儲(chǔ)系統(tǒng)的操作的一 纟且時(shí)序圖。
圖3是示出根據(jù)本發(fā)明的示例性實(shí)施例的存儲(chǔ)系統(tǒng)的操作的一 組時(shí)序圖。
圖4是示出根據(jù)本發(fā)明的示例性實(shí)施例的存儲(chǔ)系統(tǒng)的操作的流 程圖。
圖5是結(jié)合了根據(jù)本發(fā)明的示例性實(shí)施例的存儲(chǔ)系統(tǒng)的時(shí)序控 制器的框圖。
具體實(shí)施例方式
圖1是根據(jù)本發(fā)明示例性實(shí)施例的數(shù)據(jù)處理設(shè)備的框圖。圖1 的數(shù)據(jù)處理設(shè)備是包括第一存儲(chǔ)器100、第二存儲(chǔ)器200、和控制 第一存儲(chǔ)器100和第二存儲(chǔ)器200的控制器300的存儲(chǔ)系統(tǒng)。第一 存儲(chǔ)器100和第二存儲(chǔ)器200可以是易失性隨機(jī)存取存儲(chǔ)器 (RAM),即,可以以任意順序?qū)ζ浯鎯?chǔ)單元(location)進(jìn)行讀取 和寫(xiě)入的存儲(chǔ)器。具體地,第一存儲(chǔ)器100和第二存儲(chǔ)器200可以 是靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM),即,在供電時(shí)其存儲(chǔ)單元可以持 續(xù)保持?jǐn)?shù)據(jù)的存儲(chǔ)器。
第一存儲(chǔ)器100包括第一輸入/輸出端口 110和第二輸入/輸出 端口 120。第一1俞入/1#出端口 110包4舌第一時(shí)鐘端111、第一地址 端112、第一數(shù)據(jù)輸入端口 113、第一使能端口 114以及第一數(shù)據(jù)輸 出端口 115。第二f餘入/輸出端口 120包4舌第二時(shí)4中端121、第二;也 址端122、第二數(shù)據(jù)輸入端口 123、第二使能端口 124以及第二數(shù) 據(jù)豐餘出端口 125。第一1俞入/1#出端口 110和第二1餘入/|命出端口 120 可以并^^f吏用以同時(shí)訪問(wèn)第一存4諸器100。第一時(shí)鐘端111和第二時(shí)鐘端121接收用于對(duì)讀取和寫(xiě)入纟喿作 進(jìn)4亍計(jì)時(shí)的相應(yīng)的時(shí)4中信號(hào)CLK1和CLK2。時(shí)4M言號(hào)CLK1和 CLK2可以具有相同或不同的時(shí)鐘頻率。此外,時(shí)鐘信號(hào)CLK1和 CLK2的相^f立或4展幅可以不同。
第一;也址端112和第二i也址端122 "l妄"丈指示關(guān)于第一存書(shū)者器 100的讀取和寫(xiě)入i也址的相應(yīng)的;也址4言息ADDRESS1 和 ADDRESS2。在一些實(shí)施例中,例如,第一存儲(chǔ)器100包括64個(gè) 可尋址的存儲(chǔ)單元,其中的每一個(gè)都可以存^f諸30位#:據(jù),并且地 址ADDRESS1和ADDRESS2中的每一個(gè)都可以具有乂人1至64的 任何值??梢栽谟傻刂沸畔DDRESS1和ADDRESS2指定的地址 處對(duì)ft據(jù)進(jìn)4于讀耳又和寫(xiě)入。
第一數(shù)據(jù)輸入端口 113和第二數(shù)據(jù)輸入端口 123可以接收被分 別示為DATAJN1和DATA一IN2的讀取數(shù)據(jù),以及第一數(shù)據(jù)輸出端 口 115和第二數(shù)據(jù)輸出端口 125可以提供被分別示為DATA—OUT1 和DATA—OUT2的寫(xiě)入數(shù)據(jù)。
第一使能端口 114和第二使能端口 124接收指定讀取操作或?qū)?入操作的相應(yīng)的使能信號(hào)EN1和EN2。對(duì)于寫(xiě)入操作,相應(yīng)的使 能信號(hào)EN1和EN2為低。當(dāng)寫(xiě)入操作未進(jìn)行時(shí),相應(yīng)的使能信號(hào) EN1和EN2為高。在其他的實(shí)施例中,相應(yīng)的〗吏能信號(hào)EN1和EN2 對(duì)于讀取操作為低,而在讀取操作未進(jìn)行時(shí)為高。
第二存儲(chǔ)器200連接至第一存儲(chǔ)器100以存儲(chǔ)從第一存儲(chǔ)器 100讀出的數(shù)據(jù)。第二存4諸器200包括第三輸入/輸出端口 210,其 包4舌第三時(shí)4中端211、第三;也址端212(用于i也址^言息ADDRESS3 )、 第三數(shù)據(jù)輸入端口 213、第三使能端口 214 (用于〗吏能信號(hào)EN3) 以及第三婆t據(jù)輸出端口 215。第二存^諸器200是只具有一個(gè)輸入/豐命 出端口 210的單端口存儲(chǔ)器,因此第二存儲(chǔ)器200在任意給定時(shí)間只能執(zhí)行一個(gè)讀取或?qū)懭氩僮?。因而,不能在同一時(shí)間對(duì)第二存儲(chǔ)
器200進(jìn)行讀取和寫(xiě)入。相反,第一存儲(chǔ)器IOO是雙端口的。由于 單端口存儲(chǔ)器具有比雙端口存儲(chǔ)器少的端口 ,所以單端口存儲(chǔ)器具 有比相同容量的雙端口存儲(chǔ)器小的物理面積。在該實(shí)施例中,第二 存儲(chǔ)器200存儲(chǔ)通過(guò)了第一存儲(chǔ)器100的數(shù)據(jù),并且第二存儲(chǔ)器200 可具有比第一存儲(chǔ)器100大的容量。
控制器300將控制信號(hào)輸出至第一存儲(chǔ)器100和第二存儲(chǔ)器 200的端口。這些控制信號(hào)包括時(shí)鐘信號(hào)CLK1和CLK2、地址信 息ADDRESSl 、 ADDRESS2和ADDRESS3、以及4吏能4言號(hào)EN1 、 EN2和EN3。在由4吏能信號(hào)EN1、 EN2和EN3以及時(shí)鐘信號(hào)CLK1 和CLK2指定的地址信息ADDRESSl 、 ADDRESS2、和ADDRESS3 表明的地址處進(jìn)行數(shù)據(jù)的讀取和寫(xiě)入。
控制器300可以控制第一存儲(chǔ)器100以第一時(shí)鐘頻率接收數(shù)據(jù) 以及以第二時(shí)鐘頻率提供數(shù)據(jù),從而可能改變數(shù)據(jù)頻率。從第一存 儲(chǔ)器100讀出的數(shù)據(jù)被以第二時(shí)鐘頻率寫(xiě)入第二存儲(chǔ)器200,然后 :故讀出用于外部l吏用。
圖2包括示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的存儲(chǔ)系統(tǒng)的操作的 信號(hào)波形圖(a)至(n)。曲線圖(a)示出了被提供給第一存儲(chǔ)器 100的第一時(shí)鐘端111的第一時(shí)鐘信號(hào)CLK1。曲線圖(b)和(c) 示出了與第一時(shí)鐘信號(hào)CLK1同時(shí)提供的地址信息ADDRESSl和 數(shù)據(jù)DATA-IN1。地址信息ADDRESSl包括地址A1、 A2、 ...、 A64
的序列。數(shù)據(jù)DATA-IN1包括將被存儲(chǔ)到相應(yīng)的地址Al、 A2.....
A64處的數(shù)據(jù)片D1、 D2.....D64。曲線圖(d)示出了使能信號(hào)
EN1。根據(jù)本實(shí)施例,當(dāng)使能信號(hào)EN1低時(shí),將數(shù)據(jù)DATA-IN1寫(xiě) 入第一存儲(chǔ)器100。第一存^f諸器100包4舌具有地址Al至A64的64個(gè)可尋址存4諸 單元。在所示的實(shí)例中,數(shù)據(jù)D1至D64可以被存儲(chǔ)在相應(yīng)的地址 Al至A64處??梢詮牡刂稟l開(kāi)始再次存儲(chǔ)后面的數(shù)據(jù)。
當(dāng)將數(shù)據(jù)D31寫(xiě)入第一存儲(chǔ)器100的第31個(gè)地址A31時(shí),控 制器300與施加給第二時(shí)鐘端121的第二時(shí)鐘信號(hào)CLK2同步地將 地址信息ADDRESS2 (曲線圖(f))施加給第二地址端122。如圖 2所示,第二時(shí)鐘信號(hào)CLK2的頻率是第一時(shí)鐘信號(hào)CLK1的頻率 的兩倍。
地址信息ADDRESS2順序地指示64個(gè)地址Al至A64。在第 二時(shí)鐘信號(hào)CLK2的兩個(gè)連續(xù)周期中施加這些地址中的每一個(gè)。因 此,如曲線圖(i)所示,存+者單元Al至A64中的每一個(gè)都^皮兩次 讀取到第二數(shù)據(jù)輸出端125 (端DATA—OUT2 )。當(dāng)數(shù)據(jù)被經(jīng)由第一 輸入/l命出端口 110寫(xiě)入并在第二輸入/l命出端口 120處^皮讀出,并 未4吏用第一凄史據(jù)1俞出端口 115和第二凄t據(jù)車(chē)lr入端口 123。曲線圖(g) 示出了在第二數(shù)據(jù)輸入端口 123上并未發(fā)生任何動(dòng)作。此外,當(dāng)將 數(shù)據(jù)讀出第一存儲(chǔ)器100,如曲線圖(h)所示向第二輸入/輸出端 口 120的第二4吏能端口 124施力口了高^(guò)f言號(hào)。
當(dāng)將數(shù)據(jù)寫(xiě)入第一存儲(chǔ)器100的任何存l諸單元Al..... A64
時(shí),在第一時(shí)鐘信號(hào)CLK1的一個(gè)周期之后,可以將數(shù)據(jù)從這個(gè)存 儲(chǔ)單元讀出。
如果第二時(shí)鐘頻率(即,第二時(shí)鐘信號(hào)CLK2的頻率)是第一 時(shí)鐘頻率(第一時(shí)鐘信號(hào)CLK1的頻率)的n倍,則n次從第一存 儲(chǔ)器100讀取該數(shù)據(jù),其中,n為某個(gè)整數(shù)。
從第 一存儲(chǔ)器100讀出的數(shù)據(jù)與具有第二時(shí)鐘頻率的第二時(shí)鐘 信號(hào)CLK2 (曲線圖(j))同步地-故寫(xiě)入到第二存儲(chǔ)器200中(曲
13線圖(1))。在該操作中,地址信息ADDRESS3在第二時(shí)鐘信號(hào)CLK2 (曲線圖(k))的兩個(gè)周期期間提供相同的地址,并且同一數(shù)據(jù) DATA-IN3被兩次寫(xiě)入這個(gè)地址(曲線圖(l))。
第二存^f諸器200包4舌2048個(gè)可尋址的存^f諸單元,并具有比第 一存儲(chǔ)器100大的容量。從第一存儲(chǔ)單元開(kāi)始寫(xiě)入數(shù)據(jù)并且一直持 續(xù)到第2048個(gè)存^f諸單元,然后與同一第二時(shí)鐘信號(hào)CLK2同步地 /人第二存^f諸器200讀出該凄t據(jù)。在數(shù)據(jù)^皮讀出時(shí),地址信息 ADDRESS3在第二時(shí)鐘信號(hào)CLK2的一個(gè)時(shí)鐘周期中^是供每個(gè)地 址(曲線圖(k)),因此,每個(gè)存儲(chǔ)單元都被讀取到第三數(shù)據(jù)輸出 端DATA-OUT3 —次(曲線圖(n ))。當(dāng)數(shù)據(jù)被寫(xiě)入時(shí),使能信號(hào) EN3為低;以及當(dāng)數(shù)據(jù)被讀取時(shí),使能信號(hào)EN3為高(曲線圖(m))。
即使后續(xù)的數(shù)據(jù)正被寫(xiě)入第一存儲(chǔ)器100,第二存儲(chǔ)器200仍 可以^是供數(shù)據(jù)。數(shù)據(jù)以第一時(shí)鐘頻率與第一時(shí)鐘信號(hào)CLK1同步地 被寫(xiě)入到圖1的存儲(chǔ)系統(tǒng)中,并且以第二時(shí)鐘頻率與第二時(shí)鐘信號(hào) CLK2同步地被讀出。
圖3包括示出了關(guān)于另一個(gè)示例性實(shí)施例的與圖2相同信號(hào)的 信號(hào)波形圖(a,)至(n,)。曲線圖(a,)至(n,)示出了與圖2中 的曲線圖(a)至(n)相同的各信號(hào),并且將不再進(jìn)一步對(duì)這些信 號(hào)進(jìn)行描述。在圖3的實(shí)例中,第一和第二時(shí)鐘信號(hào)CLK1、 CLK2 具有相同的頻率(即,第一時(shí)鐘頻率等于第二時(shí)鐘頻率)。第一和 第二時(shí)鐘信號(hào)CLK1、 CLK2還具有相同的幅值,但是它們的相位 不同。從而,圖1的存儲(chǔ)系統(tǒng)不僅能夠改變數(shù)據(jù)頻率,還能改變相 位,同時(shí)時(shí)鐘信號(hào)CLK1和CLK2相對(duì)于彼此而4晉開(kāi)。
圖4是示出根據(jù)本發(fā)明一些實(shí)施例的圖1的存儲(chǔ)系統(tǒng)的操作的 流程圖。根據(jù)圖4,第一存儲(chǔ)器(100)具有至少兩個(gè)端口,第二存 儲(chǔ)器(200)具有至少一個(gè)端口。這兩個(gè)存儲(chǔ)器將用于改變數(shù)據(jù)頻率,但是還可以用于改變數(shù)據(jù)相位而不改變頻率。第一存儲(chǔ)器包括
第一輸入/輸出端口 110和第二輸入/輸出端口 120,以及第二存儲(chǔ)器 200包^"第三$命入/豐俞出端口 210。
數(shù)據(jù)被以第一時(shí)鐘頻率連續(xù)寫(xiě)入第一存儲(chǔ)器100中(步驟 S20 )。控制器300使所存儲(chǔ)的數(shù)據(jù)能夠以第二時(shí)鐘頻率從第一存儲(chǔ) 器100 ^皮讀取(步驟S30 )。具體地,控制器300同時(shí)地將第一時(shí)鐘 信號(hào)CLK1提供給第一時(shí)鐘端111、將第二時(shí)鐘信號(hào)CLK2提供給 第二時(shí)鐘端121、將地址信息ADDRESS1提供^合第一地址端112以 及將地址信息ADDRESS2提供給第二地址端122。因此,第一存儲(chǔ) 器100同時(shí)執(zhí)行讀取和寫(xiě)入操作。當(dāng)將任何數(shù)據(jù)存儲(chǔ)到第 一存儲(chǔ)器 100中時(shí),可以在第一時(shí)鐘4言號(hào)CLK1的一個(gè)周期之后將該lt才居讀 出??刂破?00將第二時(shí)鐘信號(hào)CLK2提供至第二時(shí)鐘端121以及 將地址信息ADDRESS2提供至第二地址端122, 乂人而實(shí)現(xiàn)了讀取才喿 作??梢砸曰乩@的連續(xù)方式將;也址序列Al至A64作為信息 ADDRESS1和ADDRESS2而重復(fù)提供給第一存儲(chǔ)器100;在對(duì)應(yīng) 地址處連續(xù)地對(duì)數(shù)據(jù)進(jìn)行寫(xiě)入和讀取。數(shù)據(jù)頻率在數(shù)據(jù)通過(guò)第一存 <諸器100時(shí)祐J文變。
以第二時(shí)鐘頻率將從第一存儲(chǔ)器100讀出的數(shù)據(jù)寫(xiě)入第二存儲(chǔ) 器200 (步驟S40 )。為了使第二存儲(chǔ)器200能夠以第二頻率存儲(chǔ)數(shù) 據(jù),第二存儲(chǔ)器200可能需要大于第一存儲(chǔ)器100的容量。
然后,控制器300使第二存儲(chǔ)器200以第二時(shí)鐘頻率提供數(shù)據(jù) (步驟S50)。
如果第一和第二時(shí)4f CLK1、 CLK2具有相同的頻率^旦不同的
相位,則操作類似。如上所述,在本發(fā)明的一些實(shí)施例中,〗吏用兩個(gè)存^f諸器IOO和 200來(lái)改變ft據(jù)相位或頻率。更具體地,通過(guò)具有小容量的第一存 儲(chǔ)器100傳送數(shù)據(jù)改變了相位或頻率。同時(shí),可以在具有大容量的 第二存儲(chǔ)器200中存儲(chǔ)大量的數(shù)據(jù)。因此,可以使用簡(jiǎn)單的電路來(lái) 存儲(chǔ)大量數(shù)據(jù)。
圖5是^^艮據(jù)本發(fā)明的示例性實(shí)施例的時(shí)序控制器400的框圖。 時(shí)序控制器400可以用于液晶顯示器或有機(jī)發(fā)光顯示器中來(lái)處理從 外部源接收到的圖像信號(hào),以在顯示面板上進(jìn)行顯示。時(shí)序控制器 400包括接收?qǐng)D像信號(hào)和各種控制信號(hào)的多個(gè)輸入端口和輸出這些 信號(hào)的多個(gè)輸出端口。
如圖5所示,時(shí)序控制器400包括LVDSRx端401,作為接 收?qǐng)D像信號(hào)的輸入端口; RSDSTx端402,將各種信號(hào)輸出至顯示 面板;以及I/O端口 403,通過(guò)其從外部存儲(chǔ)器500讀取數(shù)據(jù)或?qū)?數(shù)據(jù)寫(xiě)入外部存儲(chǔ)器。此外,時(shí)序控制器400包括功能塊411、 412 和413,并且可以包括用于進(jìn)行數(shù)據(jù)緩沖的緩沖器450。功能塊411、 412和413可以〗吏用相同或不同的時(shí)4f頻率。
在將在LVDS Rx端401處4妄收到的數(shù)據(jù)纟是供至第 一功能塊411 前,通過(guò)包括第 一存儲(chǔ)器和第二存儲(chǔ)器的第 一存儲(chǔ)系統(tǒng)420傳送數(shù) 據(jù)改變了數(shù)據(jù)頻率。
時(shí)序控制器400還包括在第三功能塊413和I/O端口 403之間 的第二存儲(chǔ)系統(tǒng)440。數(shù)據(jù)頻率通過(guò)第二存儲(chǔ)系統(tǒng)440被改變。
第二存儲(chǔ)系統(tǒng)440由控制器430控制。第二存儲(chǔ)系統(tǒng)440使用 由時(shí)鐘發(fā)生器460產(chǎn)生的第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào),其中,時(shí) 鐘發(fā)生器可以是或也可以不是控制器430的部件。時(shí)鐘發(fā)生器460可以4吏用鎖相環(huán)(PLL)或以一些其他方式來(lái)產(chǎn)生所需頻率的時(shí)鐘 信號(hào)。
本發(fā)明并不限于圖5所示的特定的時(shí)序控制器400。此外,本 發(fā)明不限于顯示器,而是可應(yīng)用于其中需要進(jìn)行數(shù)據(jù)相位或頻率的 轉(zhuǎn)換的其他電路。 一些實(shí)施例具有如上所述的小尺寸和簡(jiǎn)單構(gòu)造。
可以提供高可靠性和大的數(shù)據(jù)存儲(chǔ)能力。在一些實(shí)施例中,制造成 本很低。
本發(fā)明不限于上述實(shí)施例,而是由所附權(quán)利要求限定。
權(quán)利要求
1. 一種數(shù)據(jù)處理設(shè)備,包括第一存儲(chǔ)器,包括第一輸入/輸出端口和第二輸入/輸出端口;第二存儲(chǔ)器,連接至所述第一存儲(chǔ)器并包括第三輸入/輸出端口;以及控制器,用于控制所述第一存儲(chǔ)和所述第二存儲(chǔ)器執(zhí)行以下操作(a)通過(guò)所述第一輸入/輸出端口將數(shù)據(jù)寫(xiě)入所述第一存儲(chǔ)器;(b)通過(guò)所述第二輸入/輸出端口從所述第一存儲(chǔ)器讀取所述數(shù)據(jù);(c)通過(guò)所述第三輸入/輸出端口將從所述第一存儲(chǔ)器讀出的所述數(shù)據(jù)寫(xiě)入所述第二存儲(chǔ)器;以及(d)通過(guò)所述第三輸入/輸出端口從所述第二存儲(chǔ)器讀取所述數(shù)據(jù);其中,以第一頻率執(zhí)行所述操作(a),以及均以第二頻率執(zhí)行所述操作(b)、(c)、(d)中的每一個(gè),其中,(i)所述第一頻率不同于所述第二頻率,或者(ii)所述第一頻率等于所述第二頻率,但是在所述操作(b)、(c)、(d)中的每個(gè)操作中,所述數(shù)據(jù)的相位與所述操作(a)中的有所不同。
2. 根據(jù)權(quán)利要求1所述的數(shù)據(jù)處理設(shè)備,其中,所述第一輸入/ 輸出端口包括用于接收用于使所述操作(a)同步的時(shí)鐘信號(hào) 的第一時(shí)鐘端,以及所述第二輸入/輸出端口包括用于接收用 于使所述^:作(b)同步的時(shí)鐘信號(hào)的第二時(shí)鐘端,以及其中, 所述控制器將第 一時(shí)鐘信號(hào)施加至所述第 一時(shí)鐘端,并同時(shí)將 第二時(shí)鐘信號(hào)施加至所述第二時(shí)鐘端,所述第一時(shí)鐘信號(hào)和所 述第二時(shí)鐘信號(hào)的相位或頻率不同,并且所述控制器控制所述 第一存儲(chǔ)器以使所述操作(a)和(b)交迭。
3. 根據(jù)權(quán)利要求2所述的數(shù)據(jù)處理設(shè)備,其中,以寫(xiě)入所述第一 存儲(chǔ)器的順序從所述第一存儲(chǔ)器中順序地讀取所述數(shù)據(jù)。
4. 根據(jù)權(quán)利要求3所述的數(shù)據(jù)處理設(shè)備,其中,所述第三輸入/ 輸出端口包括用于使所述操作(c )和(d )同步的第三時(shí)鐘端, 并且所述控制器將所述第二時(shí)鐘信號(hào)施加至所述第三時(shí)鐘端。
5. 根據(jù)權(quán)利要求1所述的數(shù)據(jù)處理設(shè)備,其中,所述第一頻率不 同于所述第二頻率。
6. 根據(jù)權(quán)利要求5所述的數(shù)據(jù)處理設(shè)備,其中,所述第二頻率為 所述第一頻率的n倍,其中,n為大于l的整凄t。
7. 根據(jù)權(quán)利要求6所述的數(shù)據(jù)處理設(shè)備,其中,以所述第二頻率 從所述第一存儲(chǔ)器讀取所述數(shù)據(jù)n次。
8. 根據(jù)權(quán)利要求2所述的數(shù)據(jù)處理設(shè)備,其中,所述第一時(shí)鐘信 號(hào)和所述第二時(shí)鐘信號(hào)具有相同的頻率,4旦是相位不同。
9. 根據(jù)權(quán)利要求2所述的數(shù)據(jù)處理設(shè)備,進(jìn)一步包括時(shí)鐘發(fā)生 器,用于產(chǎn)生具有不同頻率的所述第一時(shí)鐘信號(hào)和所述第二時(shí) 鐘信號(hào)。
10. 根據(jù)權(quán)利要求1所述的數(shù)據(jù)處理設(shè)備,其中,所述第一存儲(chǔ)器 具有比所述第二存儲(chǔ)器小的容量。
11. 一種H據(jù)處理i殳備,包括第一存儲(chǔ)器,包括第一時(shí)鐘端和第二時(shí)鐘端; 第二存儲(chǔ)器,包括第三時(shí)鐘端;以及控制器,用于將第一時(shí)鐘信號(hào)提供至所述第一時(shí)鐘端以將數(shù)據(jù)寫(xiě)入所述第一存儲(chǔ)器,以及將第二時(shí)鐘信號(hào)提供至所述 第二時(shí)鐘端以從所述第一存儲(chǔ)器讀取數(shù)據(jù),所述第二時(shí)鐘信號(hào)不同于所述第一時(shí)鐘信號(hào),并且所述控制器用于將所述第二時(shí) 鐘信號(hào)提供至所述第二存儲(chǔ)器,以將從所述第一存儲(chǔ)器讀出的 所述數(shù)據(jù)寫(xiě)入所述第二存儲(chǔ)器以及從所述第二存儲(chǔ)器讀取所 述數(shù)據(jù)。
12. 根據(jù)權(quán)利要求11所述的數(shù)據(jù)處理設(shè)備,其中,所述第一時(shí)鐘 信號(hào)和所述第二時(shí)鐘信號(hào)被同時(shí)施加至所述第一存儲(chǔ)器,以同 時(shí)對(duì)所述第一存儲(chǔ)器進(jìn)行寫(xiě)入和讀取。
13. 根據(jù)權(quán)利要求11所述的數(shù)據(jù)處理設(shè)備,其中,所述第一時(shí)鐘 信號(hào)和所述第二時(shí)鐘信號(hào)的頻率不同。
14. 根據(jù)權(quán)利要求11所述的數(shù)據(jù)處理設(shè)備,其中,所述第一時(shí)鐘 信號(hào)和所述第二時(shí)鐘信號(hào)的相位不同。
15. —種用于控制數(shù)據(jù)處理設(shè)備的方法,所述數(shù)據(jù)處理設(shè)備包括第 一存儲(chǔ)器,所述第一存儲(chǔ)器包括第一輸入/輸出端口和第二輸 入/輸出端口,所述數(shù)據(jù)處理設(shè)備還包括第二存儲(chǔ)器,所述第 二存儲(chǔ)器包括第三輸入/輸出端口 ,所述方法包括(a )通過(guò)所述第 一輸入/輸出端口將數(shù)據(jù)寫(xiě)入所述第 一存儲(chǔ)器;(b )通過(guò)所述第二輸入/輸出端口從所述第 一存儲(chǔ)器讀取 所述數(shù)據(jù);(c )通過(guò)所述第三輸入/輸出端口將從所述第 一存儲(chǔ)器讀 出的所述數(shù)據(jù)寫(xiě)入所述第二存儲(chǔ)器;以及(d )通過(guò)所述第三輸入/輸出端口從所述第二存^f諸器讀取 所述數(shù)據(jù);其中,以相同的頻率執(zhí)行所述操作(b)、 (c)、 (d)。
16. 根據(jù)權(quán)利要求15所述的方法,其中,以第一頻率執(zhí)行所述操 作(a),并且執(zhí)行所述操作(b)、 (c)、 (d)的頻率是為所述 第一頻率的n倍的第二頻率,其中,n為大于l的整數(shù),以及 在所述操作(b)中,以所述第二頻率從所述第一存儲(chǔ)器讀取 所述lt據(jù)n次。
17. 根據(jù)權(quán)利要求15所述的方法,其中,以與所述操作(b)、 (c)、(d)相同的頻率執(zhí)行所述操作(a),所述頻率是使所述操作 (a)同步的第一時(shí)鐘信號(hào)的頻率,并且也是使所述操作(b)、 (c)、 (d)同步的第二時(shí)鐘信號(hào)的頻率,所述第一時(shí)鐘信號(hào)和 所述第二時(shí)鐘信號(hào)的相位不同。
全文摘要
一種數(shù)據(jù)處理設(shè)備包括第一存儲(chǔ)器,包括第一輸入/輸出端口和第二輸入/輸出端口;第二存儲(chǔ)器,連接至第一存儲(chǔ)器并包括第三輸入/輸出端口;控制器,控制第一和第二存儲(chǔ)器執(zhí)行以下操作(a)通過(guò)第一輸入/輸出端口將數(shù)據(jù)寫(xiě)入第一存儲(chǔ)器;(b)通過(guò)第二輸入/輸出端口從第一存儲(chǔ)器讀取數(shù)據(jù);(c)通過(guò)第三輸入/輸出端口將從第一存儲(chǔ)器讀出的數(shù)據(jù)寫(xiě)入第二存儲(chǔ)器;(d)通過(guò)第三輸入/輸出端口從第二存儲(chǔ)器讀取數(shù)據(jù);以第一頻率執(zhí)行操作(a),以第二頻率執(zhí)行每個(gè)操作(b)、(c)、(d),其中,(i)第一頻率不同于第二頻率,或(ii)第一頻率等于第二頻率,但在每個(gè)操作(b)、(c)、(d)中,數(shù)據(jù)的相位與操作(a)中的不同。
文檔編號(hào)G06F1/04GK101436085SQ200810085969
公開(kāi)日2009年5月20日 申請(qǐng)日期2008年6月6日 優(yōu)先權(quán)日2007年11月13日
發(fā)明者呂東鉉, 安益賢, 崔湳坤, 樸宰亨, 金宇哲, 韓永洙 申請(qǐng)人:三星電子株式會(huì)社