專利名稱:電腦關(guān)機節(jié)能電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及一種節(jié)能電路,特別是涉及一種電腦關(guān)機后的減少待機耗電 的電腦關(guān)機節(jié)能電路。
背景技術(shù):
根據(jù)ACPI (Advanced Configuration and Power Interface,高級配置與電源接 口 )規(guī)范,計算機電源管理系統(tǒng)可將計算機的工作狀態(tài)分為SO到S5,它們代表 的含義分別是
SO:電腦正常工作,所有硬件設(shè)備全部處于打開或正常工作的狀態(tài); SI:也稱為POS (Poweron Suspend, CPU停止工作),其他的硬件設(shè)備仍然 正常工作;
S2:將CPU關(guān)閉,但其余的硬件設(shè)備仍然運轉(zhuǎn);
S3:通常稱為STR ( Suspend to RAM,掛起到內(nèi)存),將運行中的數(shù)據(jù)寫入內(nèi) 存后關(guān)閉硬盤;
S4:也稱為STD (Suspend to Disk,掛起到硬盤),內(nèi)存信息寫入硬盤,然后 所有部件停止工作;
S5:所有硬件設(shè)備(包括電源)全部都關(guān)閉,即電腦處于關(guān)機狀態(tài)。 用戶可通過電腦的電源管理菜單啟用或察看電腦的工作模式,當電腦處于SO 狀態(tài)時,電源處于開啟狀態(tài);在電腦關(guān)機后,電源開始轉(zhuǎn)入S5狀態(tài),此時主板還 接有+5VSB的備份電壓信號,以作為主板電源監(jiān)控電路的工作電源,支持電腦喚 醒等功能,因而關(guān)機后主板還在持續(xù)消耗電能,造成不必要的浪費。
鑒于以上內(nèi)容,有必要提供一種在關(guān)機后可斷掉主板的備份電壓信號從而減 少耗電的電腦關(guān)機節(jié)能電路。
一種電腦關(guān)機節(jié)能電路,包括一電源及一主板,所述主板具有一備份電壓信
發(fā)明內(nèi)容
號輸入引腳,所述電源具有一備份電壓信號輸出引腳,所述電腦關(guān)機節(jié)能電路還 包括一開關(guān)電路,該開關(guān)電路具有一輸入端、 一輸出端及一控制端,所述主板的 備份電壓信號輸入引腳與所述開關(guān)電路的輸出端相連,所述電源的備份電壓信號 輸出引腳與所述開關(guān)電路的輸入端相連,所述開關(guān)電路的控制端引入一在電腦關(guān) 機后為低電平的待機狀態(tài)信號,所述開關(guān)電路為一在所述待機狀態(tài)信號為低電平 時斷開的開關(guān)電路。
相較于現(xiàn)有技術(shù),本實用新型電腦關(guān)機節(jié)能電路通過一開關(guān)電路控制主板的 備份電壓信號的供給狀態(tài),當電腦正常工作時,所述開關(guān)電路導通,電源輸出備
份電壓信號至主板,不影響主板正常工作;當電腦關(guān)機后,所述開關(guān)電路斷開, 主板無備份電壓信號,在關(guān)機后不耗電,因而可以節(jié)約電能。
圖l是本實用新型電腦關(guān)機節(jié)能電路較佳實施方式的電路圖。
具體實施方式
請參閱圖1,本實用新型電腦關(guān)機節(jié)能電路較佳實施方式包括一主板10、 一 電源20、 一第一控制信號線路l、 一第二控制信號線路2、 一第三控制信號線路3、 一第四控制信號線路4、 一第一三極管Q1 、 一第二三極管Q2及一第一電阻R1。
所述主板10包括一備份電壓信號輸入引腳MB_+5VSB、 一選擇信號輸出引腳 GPIO及一待機狀態(tài)信號引腳S5#,所述主板10的引腳GPIO輸出選擇信號GPIO, 用戶可以根據(jù)需要將該選擇信號GPIO通過BIOS設(shè)置成高或低電平信號,該主板 10的引腳S5弁輸出待機狀態(tài)信號S5#,該S5弁信號在電腦處于關(guān)機狀態(tài)時為低電 平,在電腦開機后為高電平。
所述電源20具有一備份電壓信號輸出引腳PS_+5VSB及一可輸出一+12V信 號的電源信號輸出引腳。所述電源20的引腳PS—十5VSB輸出PS一+5VSB信號,所 述PS一+'5VSB信號在電源20開啟或關(guān)閉時都為+5V,所述+12V信號在電源20開 啟后為+12V ,在電源20關(guān)閉后為低電平。
所述第一三極管Ql為一N溝道增強型MOS場效應(yīng)管,其第一極為柵極G, 第二極為漏極D,第三極為源極S,所述第一三極管Q1的柵極G與一節(jié)點A相 連,漏極D與一節(jié)點B相連,源極S接地。所述節(jié)點B通過第一電阻R1引入所 述PS一+5VSB信號。所述第一三極管Ql在其4冊極G的電壓為高電平時導通,為 低電平時截止。 所述第二三極管Q2為一 P溝道增強型MOS場效應(yīng)管,其第一極為柵極G, 第二極為漏極D,第三極為源極S,所述笫二三極管Q2的柵極G與所述節(jié)點B 相連,漏極D與所述主板10的引腳M^+5VSB相連,源極S與所述電源20的引 腳PS一+5VSB相連。所述笫二三極管Q2在其柵極G的電壓為低電平時導通,為 高電平時截止。所述第一三極管Ql及第二三極管Q2相連組成一具有三端的開關(guān) 電路,該開關(guān)電路的控制端與所述節(jié)點A相連,該開關(guān)電路的輸入端與所述電源 20的^"電壓信號輸出引腳PS,+5VSB相連,該開關(guān)電路的輸出端與所述主板10 的備份電壓信號輸入引腳MB_+5VSB相連,在節(jié)點A的電壓為高電平時Ql及 Q2均導通,節(jié)點A為低電平時Q1及Q2均截止。
所述第一控制信號線路1包括一第三三極管Q3及一第四三極管Q4。所述第 三三極管Q3為一NPN型三極管,其第一極為基極B,第二極為集電極C,第三 極為發(fā)射極E,所述第三三極管Q3的基極B通過一電阻R2引入所述待機狀態(tài)信 號S5弁,集電極C通過一電阻R3引入所述PS.+5VSB信號,發(fā)射極E接地;所述 第四三極管Q4為一N溝道增強型MOS場效應(yīng)管,其第一極為柵極G,第二極為 漏極D,第三極為源極S,所述第四三極管Q4的柵極G與所述第三三極管Q3的 集電極C相連,漏極D與一電阻R4的一端及一第一二極管Dl的正極相連,所 述電阻R4的另一端引入所述PS—十5VSB信號,所述二極管D1的負極與所述節(jié)點 A相連,所述第四三極管Q4的源極接地。
所述第二控制信號線路2包括一第二二極管D2,所述第二二極管D2的正極 引入所述+12V信號,負極與所述節(jié)點A相連。
所述第三控制信號線路3包括一第五三極管Q5,所述第五三極管Q5為一N 溝道增強型MOS場效應(yīng)管,其第一極為柵極G,第二極為漏極D,第三極為源極 S,所述第五三極管Q5的柵極引入一 PWRBTN弁開關(guān)機信號并與一電阻R5的一 端相連,所迷電阻R5的另一端引入所述PS.+5VSB信號,所述第五三極管Q5的 漏極D通過一電阻R6引入所述PS_+5VSB信號并與 一第三二極管D3的正極相連, 所述第三二極管D3的負極與所述節(jié)點A相連,所述第五三極管Q5的源極S接 地。
所述第四控制信號線路4包括一第四二極管D4,所述第四二極管D4的正極 引入所述選擇信號GPIO并通過一電阻R7引入所述PS一+5VSB信號,負極與所述 節(jié)點A相連。
所述電腦關(guān)機節(jié)能電路工作時,先將所述選擇信號GPIO設(shè)置為低電平,所 述第四二極管B4截止,所述第四控制信號線路4斷開。在電腦關(guān)機后,所述S5弁
信號為低電平,所述+12V信號為低電平,所述PWRBTN斜言號為高電平,因而第 三三極管Q3截止,第四三極管Q4導通,節(jié)點A的電平為低電平,所述第一三 極管Q1截止,節(jié)點B的電平為高電平,所述第二三瓶管Q2截止,所述主板IO 的引腳MB—+5VSB與所述電源20的引腳PS一+5VSB相當于斷開,主板10在電腦 關(guān)機后,未接+5VSB的備份電壓信號,因而在關(guān)機后不耗電。如果重新開機,按 下電腦的電源開關(guān),所述PWRBTN弁信號由高電平跳變?yōu)榈碗娖?,第五三極管Q5 截止,所述第三二極管D3導通,節(jié)點A的電平為高電平,所述第一三極管Ql 導通,節(jié)點B的電平為低電平,Q2因而也導通,所述主板10的引腳M^+5VSB 與所述電源20的引腳PS—+5VSB通過低阻抗的漏源極相連,主板20接有+5VSB 的備份電壓信號,作為主板電源監(jiān)控電路的工作電源;在松開電源開關(guān)后,電腦 啟動,PWRBTN射言號恢復高電平,第五三極管Q5導通,所述第三二極管D3截 止,所述第三控制線路3斷開,但所述+12V信號為高電平,所述S5弁信號也為高 電平,因而D1及D2導通,節(jié)點A的電壓仍為高電平,Q1及Q2仍導通,所述 主板10的引腳MB—+5VSB與所述電源20的引腳PS_+5VSB通過低阻抗的漏源極 相連,主板20在開機后持續(xù)接有+5VSB的備份電壓信號。
如果電腦關(guān)機后仍需要+5VSB的電壓,以支持待機喚醒等功能,可將所述選 擇信號GPIO設(shè)置為高電平,所述第四二極管D4導通,無論所述S5M言號、+12V 信號及PWRBTN弁信號為何種電平,所述節(jié)點A的電壓始終為高電平,Q1及Q2 均導通,主板10無論開機或關(guān)機均接有+5VSB電壓。
權(quán)利要求1.一種電腦關(guān)機節(jié)能電路,包括一電源及一主板,所述主板具有一備份電壓信號輸入引腳,所述電源具有一備份電壓信號輸出引腳,其特征在于所述電腦關(guān)機節(jié)能電路還包括一開關(guān)電路,該開關(guān)電路具有一輸入端、一輸出端及一控制端,所述主板的備份電壓信號輸入引腳與所述開關(guān)電路的輸出端相連,所述電源的備份電壓信號輸出引腳與所述開關(guān)電路的輸入端相連,所述開關(guān)電路的控制端引入一在電腦關(guān)機后為低電平的待機狀態(tài)信號,所述開關(guān)電路為一在所述待機狀態(tài)信號為低電平時斷開的開關(guān)電路。
2. 如權(quán)利要求1所述的電腦關(guān)機節(jié)能電路,其特征在于所述開關(guān)電路包括 一第一極電壓為高電平時導通、為低電平時截止的第一三極管及一第一極電壓為 低電平時導通、為高電平時截止的第二三極管,所述第一三極管的第一極引入所 述待機狀態(tài)信號,所述第一三極管的第二極與所述電源的備份電壓信號輸出引腳 相連,所述第一三極管的第三極接地,所述第二三極管的第一極與所述第一三極 管的第二極相連,所述第二三極管的第二極與所述主板的備份電壓信號輸入引腳 相連,所述笫二三極管的第三極與所述電源的備份電壓信號輸出引腳相連。
3. 如權(quán)利要求2所述的電腦關(guān)機節(jié)能電路,其特征在于所述第一三極管的 第一極通過一第一控制信號線路引入所述待機狀態(tài)信號。
4. 如權(quán)利要求3所述的電腦關(guān)機節(jié)能電路,其特征在于所述第一控制信號 線路包括一第三三極管及一第四三極管,所述第三三極管的第 一極通過一電阻引 入所述待機狀態(tài)信號,所述第三三極管的第二極及所述第四三極管的第一極與所 述電源的備份電壓信號輸出引腳相連,所述第四三極管的第二極與所述電源的備 份電壓信號輸出引腳及所述第一三極管的第一極相連,所述第三三極管及第四三 極管的第三極均接地。
5. 如權(quán)利要求4所述的電腦關(guān)機節(jié)能電路,其特征在于所述第四三極管的 第二極通過一第一二極管與所述第 一三極管的第 一極相連,所述第四三極管的第 二極與所述第一二極管的正極相連,所述第一二極管的負極與所述第一三極管的 第一極相連。
6、如權(quán)利要求5所述的電腦關(guān)機節(jié)能電路,其特征在于所述笫一及第四三 極管均為N溝道增強型MOS場效應(yīng)管,所述第二三極管為一 P溝道增強型MOS 場效應(yīng)管,所迷第三三極管為一NPN型三極管,所述第一、第二及第四三極管的 第一極均為柵極,第二極均為漏極,第三極均為源極,所述第三三極管的第一極 為基極,笫二統(tǒng)為集電極,笫三極為發(fā)射極。
7. 如權(quán)利要求1所迷的電腦關(guān)機節(jié)能電路,其特征在于所述第一三極管與 一第二控制信號線路相連,所述第二控制信號線路包括一第二二極管,所述電源 還包括一電源信號輸出引腳,所述電源信號輸出引腳與所述第二二極管的正極相 連,所述第二二極管的負極與所述笫一三極管的第一極相連。
8. 如權(quán)利要求1所述的電腦關(guān)機節(jié)能電路,其特征在于所述第一三極管與 一第三控制信號線路相連,所述第三控制信號線路包括一第五三極管及一第三二 極管,所述第五三極管的第一極引入一開關(guān)機信號并與所述電源的備份信號輸出 引腳相連,所迷第五三極管的第二極與所述電源的備份信號輸出引腳相連,所述 第五三極管的第三極接地,所述第三二極管的正極與所述第五三極管的第二極相 連,所述第三二極管的負極與所述第一三極管的第一極相連。
9. 如權(quán)利要求8所述的電腦關(guān)機節(jié)能電路,其特征在于所述第五三極管為 一N溝道增強型MOS場效應(yīng)管,所述第五三極管的第一極為柵極,第二極為漏 極,第三極為源極。
10. 如權(quán)利要求1所述的電腦關(guān)機節(jié)能電路,其特征在于所述第一三極管與 一第四控制信號線路相連,所述第四控制信號線路包括一第四二極管,所述第四 二極管的正極引入一選擇信號,所述第四二極管的負極與所述第一三極管的第一 極相連。
專利摘要一種電腦關(guān)機節(jié)能電路,包括一電源及一主板,所述主板具有一備份電壓信號輸入引腳,所述電源具有一備份電壓信號輸出引腳,所述電腦關(guān)機節(jié)能電路還包括一開關(guān)電路,該開關(guān)電路具有一輸入端、一輸出端及一控制端,所述主板的備份電壓信號輸入引腳與所述開關(guān)電路的輸出端相連,所述電源的備份電壓信號輸出引腳與所述開關(guān)電路的輸入端相連,所述開關(guān)電路的控制端引入一在電腦關(guān)機后為低電平的待機狀態(tài)信號,所述開關(guān)電路為一在所述待機狀態(tài)信號為低電平時斷開的開關(guān)電路。本實用新型電腦關(guān)機節(jié)能電路在電腦關(guān)機后斷掉主板的備份電壓信號,減少電腦的待機能耗。
文檔編號G06F1/32GK201000602SQ20072011791
公開日2008年1月2日 申請日期2007年1月5日 優(yōu)先權(quán)日2007年1月5日
發(fā)明者任澤書, 賈其忠 申請人:鴻富錦精密工業(yè)(深圳)有限公司