專利名稱:電源控制電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明關(guān)于一,中電源信號的電源控制電路,且特別關(guān)于種適用于芯片組與電 力接口控制器之間的電源控制電路。
背景技術(shù):
由于目前對于環(huán)保與電力效率的重視,先進組態(tài)與電力接口 (advanced configuration and power interface, ACPI)規(guī)格,已經(jīng)逐薦斤成為電子產(chǎn)品(如 筆記本電腦)的必要規(guī)格,也就是主板上所必須支持的規(guī)格。
然而,并非每一家芯片設(shè)計公司所設(shè)計的芯片組(南橋芯片、北橋芯片)都 有支持先進組態(tài)與電力接口控制器(簡稱電力接口控制器或ACPI控制器)的規(guī)格。 在現(xiàn)有技術(shù)中,ACPI控制器通常根據(jù)兩個控制信號(通常稱為S3與S5)來調(diào)整主 機系統(tǒng)的供電狀態(tài)。但是不支持ACPI規(guī)格的芯片組卻無法同時提供上述S3與S5 兩個控制信號。也就是無法直接控制ACPI控制器來調(diào)整主機系統(tǒng)的電源供應(yīng)狀態(tài)。
發(fā)明內(nèi)容
本發(fā)明的目的其中之一是在提供一種電源控制電路,以邏輯運算電路轉(zhuǎn)換芯 片組本身的電源控制信號與休眠控制信號,以產(chǎn)生符合ACPI規(guī)格的控制—信號。讓 不支持ACPI規(guī)格的芯片組也可產(chǎn)生等效的S3與S5的控制信號,進而控制電力接 口控制器。
本發(fā)明的目的其中之一是在提供一種電源控制電路,可直接以離散組件(如 SMT)的方式實現(xiàn),與芯片組整合于PCB板上,進而縮短設(shè)計與制造流程,降低成 本。
為達成上述與其它目的,本發(fā)明提出一種電源控制電路,適用于轉(zhuǎn)換一芯片 組的輸出信號,以適用于一電力接口控制器,該芯片組輸出一休眠控制信號與一電
源控制信號,此電源控制電路包括第一反相器、第二反相器、 一與門與一或門。
其中,上述第一反相器用以反相休眠控制信號,并輸出一反相休眠控制信號,
第二反相器用以反相一電源控制信號,并輸出一反相電源控制信號。與門耦接至第 二反相器,并根據(jù)休眠控制信號與反相電源控制信號,輸出一第一接口信號?;蜷T 耦接至該第一反相器的輸出端與該第二反相器的輸出端,并根據(jù)該反相休眠控制信 號與該反相電源控制信號,輸出一第二接口信號。其中,上述電力接口控制器根據(jù) 第一接口信號與第二接口信號,調(diào)整一主機系統(tǒng)的供電狀態(tài)。
本發(fā)明可直接以離散組件的方式實現(xiàn),并與芯片組整合于PCB板上,因此, 可縮短設(shè)計與制造流程,降低成本。另,本發(fā)明因利用邏輯運算元件將芯片組本身
的休眠控制信號與電源控制信號的時序,轉(zhuǎn)換為ACPI規(guī)格的控制信號。因此,本 發(fā)明可應(yīng)用于不支持S3與S5的控制信號的芯片組,使芯片組也可用于控制ACPI 控制器。
為讓本發(fā)明之上述和其它目的、特征和優(yōu)點能更明顯易懂,下文特舉本發(fā)明 的較佳實施例,并配合附圖,作詳細說明如下。
圖1是根據(jù)本發(fā)明一實施例的電源控制電路的電路圖。 圖2是根據(jù)本實施例的信號波形圖。
具體實施例方式
請參閱圖1,圖1為根據(jù)本發(fā)明一實施例電源控制電路的電路圖。電源控制電 路110耦接于芯片組(北橋芯片120與南橋芯片130)與電力接口控制器140 (以 下簡稱ACPI控制器140)之間。其中,北橋芯片120輸出一休眠^制信號SCS (例 如矽統(tǒng)SiS芯片組3V3AUXtf腳位所輸出的信號),而南橋芯片130則輸出一電源控 制信號PCS (例如矽統(tǒng)SiS芯片組psontt腳位所輸出的信號)。而ACPI控制器140 則根據(jù)電源控制電路110所輸出的第一搭口信號S3與第二接口信號S5,調(diào)整一主 機系統(tǒng)的供電狀態(tài)。本領(lǐng)域普通技術(shù)人員經(jīng)由本發(fā)吸的揭示,應(yīng)可輕易推知上述北 橋芯片120、南橋芯片130以及ACPI控制器140在系統(tǒng)中的運行細節(jié),在此不加 累述。
電源控制電路110包括反相器112、反相器114、與門116與或門118。反相 器112的輸入端耦接至北橋芯片120,用以反相休眠控制信號SCS,并輸出一反相
休眠控制信號ISCS。反相器114的輸入端耦接至南橋芯片130,用以反相電源控制 信號PCS,并輸出一反相電源控制信號IPCS。與門116具有兩個輸入端,分別耦接 至北橋芯片120與反相器114的輸出端,并根據(jù)休眠控制信號SCS與反相電源控制 信號IPCS,輸出第一接口信號S3。或門118具有兩個輸入端,分別耦接至反相器 112的輸出端與反相器114的輸出端,并根據(jù)反相休眠控制信號ISCS與反相電源 控制信號IPCS,輸出第二接口信號S5。
接下來,進一步說明本實施例的信號波形,請參閱圖2,圖2為根據(jù)本實施例 的信號波形圖。反相休眠控制信號ISCS則為休眠控制信號SCS反相后的信號波形。 反相電源控制信號IPCS則為電源控制信號PCS反相后的信號波形。電源控制電路 110所輸出的第一接口信號S3與第二接口信號S5則如圖2中所述。
上述休眠控制信號SCS具有兩種狀態(tài),即休眠狀態(tài)與正常狀態(tài),在本實施例 中則以邏輯低電位(邏輯0)表示休眠狀態(tài)(如T3期間中的休眠控制信號SCS), 以邏輯高電位(邏輯l)表示正常狀態(tài)(如T2期間中的休眠控制信號SCS)。而上 述電源控制信號PCS,同樣具有兩種狀態(tài),即開機狀態(tài)與關(guān)機狀態(tài),在本實施例中 則以邏輯低電位表示開機狀態(tài)(如T2期間中的電源控制信號PCS),另,電源控 制信號PCS若由邏輯低電位轉(zhuǎn)換為邏輯高電位(如T3期間中的電源控制信號PCS) 則表示主機系統(tǒng)進入關(guān)機狀態(tài)。
在本實施例中則利用休眠控制信號SCS與電源控制信號PCS在不同狀態(tài)下的 邏輯電位的組合,并通過電源控制電路110進行邏輯運算,來產(chǎn)生第一接口信號 S3與第二接口信號S5。使芯片組可以通過控制ACPI控制器140,來調(diào)整系統(tǒng)的供 電狀態(tài)。
在本實施例中,Tl期間為主機系統(tǒng)處于初始化(例如剛開機)情況下,休眠 控制信號SCS與電^^制信號PCS皆為邏輯高電位。此時,第一接口信號S3與第 二接口信號S5皆為邏輯低電位,以(S3, S5)等于(0, 0)表示。
在T2期間中,休眠控制信號SCS為邏輯高電位,電源控制信號PCS為邏輯低 電位,經(jīng)過電源控制電路110后產(chǎn)生的第一接口信號S3為邏輯高電位,第二接口 信號S5為邏輯高電位,以(S3, S5)等于(1, 1)表示。此時,ACPI控制器140 使主機系統(tǒng)處于正常供電狀態(tài)。
在T3期間中,休眠控制信號SCS為邏輯低電位,電源控制信號PCS由邏輯低
電位轉(zhuǎn)換為邏輯高電位,經(jīng)過電源控制電路110后產(chǎn)生的第一接口信號S3為邏輯 低電位,第二接口信號S5為邏輯高電位,以(S3, S5)等于(0, 1)表示。此時, ACPI控制器140使主機系統(tǒng)處于休眠狀態(tài),并將系統(tǒng)數(shù)據(jù)存儲于內(nèi)存之中,例如 動態(tài)隨機存取內(nèi)存或是靜態(tài)隨機存取內(nèi)存。
在T4期間中,休眠控制信號SCS為邏輯高電位,電源控制信號PCS為邏輯低 電位,經(jīng)過電源控制電路110后產(chǎn)生的第一接口信號S3為邏輯高電位,第二接口 信號S5為邏輯高電位,以(S3, S5)等于(1, 1)表示。此時,ACPI控制器140 使主機系統(tǒng)處于正常供電狀態(tài)。與上述T2期間相似。
在T5期間中,休眠控制信號SCS為邏輯高電位,電源控制信號PCS為邏輯高 電位,經(jīng)過電源控制電路110后J^生的第一接口信號S3為邏輯低電位,第二接口 信號S5為邏輯低電位,以(S3, S5)等于(0, 0)表示。此時,ACPI控制器140 使主機系統(tǒng)處于休眠狀態(tài),并將系統(tǒng)數(shù)據(jù)存儲于磁盤之中,例如硬盤。在本發(fā)明另 一實施例中,若(S3, S5)等于(0, 0)時,ACPI控制器140也可使主機系統(tǒng)僅 處于休眠狀態(tài),而不進行存儲系統(tǒng)數(shù)據(jù)的動作。
上述T2 T5期間為休眠控制信號SCS與電源控制信號PCS在不同系統(tǒng)狀態(tài)卜 的波形組合。其中,T2期間與T4期間為正常供電狀態(tài),而T3期間與T5期間則分 別表示不同休眠狀態(tài)下的信號波形組合。芯片組(北橋芯片120與南橋芯片130) 可利用所輸出的休眠控制信號SCS與電源控制信號PCS的信號波形的變化,通過電 源控制電路IIO,輸出第一接口信號S3與第二接口信號S5。電力接口控制器140 則根據(jù)第一接口信號S3與第二接口信號S5來調(diào)整主機系統(tǒng)的供電狀態(tài)。
本發(fā)明利用芯片組本身所提供的休眠控制信號SCS與電源控制信號PCS,經(jīng)由 電源控制電路輸出適用于ACPI規(guī)格的控制信號。使不支持ACPI規(guī)格的芯片組也可 與ACPI控制器相互整合,進而產(chǎn)生相同電源控制的效果。大幅提升芯片組的設(shè)計 便利性與設(shè)計成本。同時,本發(fā)明的電路因可直接利用離散組件實現(xiàn),更具有縮短 設(shè)計時程與設(shè)^"成本的功效。
雖然本發(fā)明已以較佳實施例揭示如上,然其并非用以限定本發(fā)明,任何本領(lǐng) 域普通技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作些許更動與潤飾,因此 本發(fā)明的保護范圍當(dāng)以權(quán)利要求所界定的為準(zhǔn)。
權(quán)利要求
1.一種電源控制電路,用于轉(zhuǎn)換一芯片組的輸出信號,以適用于一電力接口控制器,其特征在于,所述芯片組輸出一休眠控制信號與一電源控制信號,所述電源控制電路包括一第一反相器,用以反相所述休眠控制信號,并輸出一反相休眠控制信號;一第二反相器,用以反相所述電源控制信號,并輸出一反相電源控制信號;一與門,耦接至所述第二反相器,并根據(jù)所述休眠控制信號與所述反相電源控制信號,輸出一第一接口信號;以及一或門,耦接至所述第一反相器的輸出端與所述第二反相器的輸出端,并根據(jù)所述反相休眠控制信號與所述反相電源控制信號,輸出一第二接口信號;其中,所述電力接口控制器根據(jù)所述第一接口信號與所述第二接口信號,調(diào)整一主機系統(tǒng)的供電狀態(tài)。
2. 如權(quán)利要求1所述的電源控制電路,其特征在于,所述芯片組包括一北橋芯 片,用以輸出所述休眠控制信號。
3. 如權(quán)利要求1所述的信號電源控制電路,其特征在于,所述芯片組包括一南 橋芯片,用以輸出所述電源控制信號。
4. 如權(quán)利要求1所述的電源控制電路,其特征在于,若所述第一接口信號與所 述第二接口信號皆為邏輯高電位,則所述電力接口控制器使所述主機系統(tǒng)處于正常 供電狀態(tài)。
5. 如權(quán)利要求1所述的電源控制電路,其特征在于,若所述第一接口信號與所 述第二接口信號皆為邏輯低電位,則所述電力接口控制器使所述主機系統(tǒng)處于休眠 狀態(tài)。
6. 如權(quán)利要求1所述的電源控制電路,其特征在于,若所述第一接口信號與所 述第二接口信號皆為邏輯低電位,則所述電力接口控制器使所述主機系統(tǒng)處于休眠 狀態(tài),并使所述主機系統(tǒng)將系統(tǒng)數(shù)據(jù)存儲于一磁盤之中。
7. 如權(quán)利要求1所述的電源控制電路,其特征在于,若所述第一接口信號為邏輯低電位,所述第二接口信號為邏輯高電位,則所述電力接口控制器使所述主機系 統(tǒng)處于休眠狀態(tài),并使所述主機系統(tǒng)將系統(tǒng)數(shù)據(jù)存儲于一內(nèi)存之中。
8. 如權(quán)利要求1所述的信號電源控制電路,其特征在于,若所述第一接口信號 為邏輯低電位,所述第二接口信號為邏輯高電位,則所述電力接口控制器維持所述 主機系統(tǒng)的供電狀態(tài)。
9. 如權(quán)利要求1所述的電源控制電路,其特征在于,所述芯片組為矽統(tǒng)芯片組。
全文摘要
本發(fā)明公開了一種電源控制電路,用于轉(zhuǎn)換一芯片組的輸出信號,以適用于一電力接口(ACPI)控制器,此芯片組輸出一休眠控制信號與一電源控制信號。上述信號電源控制電路以邏輯運算方式,將休眠控制信號與一電源控制信號轉(zhuǎn)換為電力接口控制器的控制信號,以調(diào)整一主機系統(tǒng)的供電狀態(tài)。
文檔編號G06F1/32GK101097484SQ200610100330
公開日2008年1月2日 申請日期2006年6月30日 優(yōu)先權(quán)日2006年6月30日
發(fā)明者蕭文權(quán) 申請人:精英電腦股份有限公司