專利名稱:Pdp顯示屏的維持電壓自動調(diào)整電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及開關(guān)電源技術(shù),具體的說是涉及一種PDP顯示屏的維持電壓自動 調(diào)整電路。
背景技術(shù):
隨著人們生活水平的日益提高,平板電視機已普及到普通家庭中。目前市場上的 平板電視機包括液晶(LCD)平板電視機、等離子(PDP)電視機以及LED超薄平板電視機等。 為平板電視機工作提供必要能源的開關(guān)電源是其核心部件之一。進入二十一世紀(jì),隨著平 板顯示技術(shù)突飛猛進的發(fā)展,對開關(guān)電源提出了更高的要求,特別是在PDP電視電源設(shè)計 中有很多特殊要求,其中之一便是要求維持電壓Vsus在一定范圍內(nèi)可調(diào)。維持電壓Vsus 即當(dāng)PDP顯示屏被點亮后,維持其繼續(xù)發(fā)光的電壓。而由于PDP顯示屏的特性差異較大,使 得每張顯示屏的維持電壓也存在著差異,因此需要該維持電壓在一定范圍內(nèi)可調(diào),以滿足 不同的需求。傳統(tǒng)技術(shù)中的PDP顯示屏的維持電壓調(diào)整電路如圖1所示,它包括電源管理IC、 反饋電路及與其相連的分壓電路,其中反饋電路包括光耦Q1、穩(wěn)壓管Q2、第一電阻R1、第二 電阻R2、第三電阻R3及第一電容Cl ;所述分壓電路包括第四電阻R4、第五電阻R5;第四 電阻R4與第五電阻R5其中一個是可調(diào)電阻,所述穩(wěn)壓管Q2的陰極通過光耦Ql及第一電 阻Rl接電源VCC,陽極接地;所述光耦Ql并聯(lián)第二電阻R2并通過第三電阻R3連接電源 管理IC ;第一電容Cl的一端連接穩(wěn)壓管Q2的陰極,另一端連接穩(wěn)壓管Q2的參考端,且通 過第四電阻R4接地;第五電阻R5連接第四電阻R4和電壓輸出端Vout。穩(wěn)壓管Q2 —般 采用TL431,正常工作時,參考端電壓為2.5V。因此可以計算電路正常工作時,輸出端電壓 Vout = 2. 5* (R4+R5) /R4 ;當(dāng)輸出端電壓Vout高于設(shè)定電壓值時,TL431的參考端電壓高于 2. 5V,此時TL431陰極到陽極反向?qū)?,因此光耦Ql內(nèi)部二極管導(dǎo)通,繼而其初級的三極 管導(dǎo)通,從而將電源管理IC的反饋腳電平拉低,此時需要人工調(diào)節(jié)可調(diào)電阻使得輸出端電 壓Vout降低。當(dāng)Vout的輸出電壓低于設(shè)定電壓值時,TL431參考端的電壓低于2. 5V,此時 TL431負極到正極截止,因此光耦不能導(dǎo)通,從而電源管理IC的反饋腳為高電平,此時需要 人工調(diào)節(jié)可調(diào)電阻使得輸出端電壓Vout升高。由此可見,傳統(tǒng)技術(shù)中針對PDP顯示屏的維 持電壓的調(diào)節(jié)需要人工干預(yù),效率低且可靠性差。
實用新型內(nèi)容本實用新型所要解決的技術(shù)問題是針對傳統(tǒng)技術(shù)中對PDP顯示屏的維持電壓的 調(diào)節(jié)需要人工干預(yù)、效率低、可靠性差的缺陷,提出一種新型的PDP顯示屏的維持電壓自動 調(diào)整電路,自動調(diào)整維持電壓。本實用新型解決上述技術(shù)問題所采用的技術(shù)方案是PDP顯示屏的維持電壓自動 調(diào)整電路,包括反饋電路及與其相連的分壓電路,反饋電路包括光耦、穩(wěn)壓管、第一電阻、第 二電阻及第一電容;所述分壓電路包括第四電阻、第五電阻;所述穩(wěn)壓管的陰極通過光耦及第一電阻接電源,陽極接地;所述光耦并聯(lián)第二電阻;第一電容的一端連接穩(wěn)壓管的陰 極,另一端連接穩(wěn)壓管的參考端,且通過第四電阻接地;第五電阻連接第四電阻和電壓輸出 端;還包括恒流電路,所述恒流電路連接分壓電路。所述恒流電路包括微處理器、運算放大器、三極管、第二電容、第六電阻、第七電 阻、第八電阻;所述運算放大器的正極輸入端通過第八電阻連接微處理器,且通過第二電容 接地,負極輸入端通過第六電阻接地;所述三極管的基極連接運算放大器的輸出端,集電極 連接穩(wěn)壓管的參考端,發(fā)射極連接第六電阻;所述第七電阻并聯(lián)第二電容。進一步,所述恒流電路還包括二極管,所述二極管正極與三極管的發(fā)射極連接,負 極連接三極管的基極。所述穩(wěn)壓管為TL431。本實用新型的有益效果是自動調(diào)整PDP顯示屏的維持電壓,效率高、靈活性強、 可靠性高。
圖1為傳統(tǒng)的PDP顯示屏的維持電壓調(diào)整電路;圖2為實施例的PDP顯示屏的維持電壓自動調(diào)整電路。
具體實施方式
以下結(jié)合附圖及實施例對本實用新型作進一步的描述。本實用新型針對傳統(tǒng)技術(shù)中對PDP顯示屏的維持電壓的調(diào)節(jié)需要人工干預(yù)、效率 低、可靠性差的缺陷,提出一種新型的PDP顯示屏的維持電壓自動調(diào)整電路,自動調(diào)整維持 電壓。相對于傳統(tǒng)技術(shù),其改進點在于增加了恒流電路,通過微處理器輸出的PWM(脈沖寬 度調(diào)制)波控制恒流值,作用于反饋電路,從而達到調(diào)整輸出電壓的目的。其具體實現(xiàn)方案為PDP顯示屏的維持電壓自動調(diào)整電路,包括反饋電路及與其 相連的分壓電路,反饋電路包括光耦、穩(wěn)壓管、第一電阻、第二電阻及第一電容;所述分壓電 路包括第四電阻、第五電阻;所述穩(wěn)壓管的陰極通過光耦及第一電阻接電源,陽極接地;所 述光耦并聯(lián)第二電阻;第一電容的一端連接穩(wěn)壓管的陰極,另一端連接穩(wěn)壓管的參考端,且 通過第四電阻接地;第五電阻連接第四電阻和電壓輸出端;還包括恒流電路,所述恒流電 路連接分壓電路。實施例如圖2所示,本例的PDP顯示屏的維持電壓自動調(diào)整電路,包括反饋電路、分壓電 路及恒流電路;其中反饋電路包括光耦Q1、穩(wěn)壓管Q2、第一電阻R1、第二電阻R2及第一電 容Cl ;所述分壓電路包括第四電阻R4、第五電阻R5 ;恒流電路包括微處理器、運算放大器 Q3、三極管Tl、二極管D1、第二電容C2、第六電阻R6、第七電阻R7、第八電阻R8 ;所述穩(wěn)壓管 Q2的陰極通過光耦Ql及第一電阻Rl接電源VCC,陽極接地;所述光耦Ql并聯(lián)第二電阻R2 ; 第一電容Cl的一端連接穩(wěn)壓管Q2的陰極,另一端連接穩(wěn)壓管Q2的參考端,且通過第四電 阻R4接地;第五電阻R5連接第四電阻R4和電壓輸出端Vout ;所述運算放大器Q3的正極 輸入端通過第八電阻R8連接微處理器,且通過第二電容C2接地,負極輸入端通過第六電阻 R6接地;所述三極管Tl的基極連接運算放大器Q3的輸出端,集電極連接穩(wěn)壓管Q2的參考端,發(fā)射極連接第六電阻R6 ;所述第七電阻R7并聯(lián)第二電容C2 ;所述二極管Dl正極與三極 管Tl的發(fā)射極連接,負極連接三極管Tl的基極。在該電路中,第一電阻Rl為限流電阻,第二電阻R2保證穩(wěn)壓管Q2導(dǎo)通時所需的 最小電流,第四電阻R4、第五電阻R5起到分壓作用,同時為采樣電阻,第一電容Cl為反饋補 償電容,控制反饋的響應(yīng)速度。第二電容C2為濾波電容,二極管Dl保護三極管Tl不被發(fā) 射極-基極的反壓損壞。該電路的工作原理是微處理器根據(jù)接收到的電壓調(diào)整信號,按照預(yù)先設(shè)定的 脈寬輸出PWM波,當(dāng)運算放大器Q3的正極輸入端電壓高于負極輸入端電壓時,運算放大 器Q3輸出高電平,三極管Tl導(dǎo)通;當(dāng)運算放大器Q3的負極輸入端電壓高于正極輸入端 電壓時,運算放大器Q3輸出低電平,三極管Tl截止,從而使運算放大器Q3的負極輸入端 電壓等于正極輸入端電壓。當(dāng)P麗的脈寬相同時,即運算放大器Q3正極電壓恒定時,運 算放大器Q3負極的電壓也恒定,因此流過第六電阻R6的電流I恒定I = (Vpwm*R8)/ ((R7+R8) *R6),其中Vpwm為微處理器輸出的PWM波的電壓有效值。由于穩(wěn)壓管Q2的參考 端的電壓穩(wěn)定在2. 5V,相當(dāng)于第四電阻R4并聯(lián)了一顆阻值為Rd的等效電阻,Rd = 2. 5/ I即Rd = 2. 5*R6* (R7+R8) / (Vpwm*R8)。因此,可以計算出該電路最終輸出電壓Vout = 2. 5* (R5+ (R4//Rd)) / (R4//Rd),其中,R4//Rd表示第四電阻R4與等效電阻Rd的并聯(lián)阻值。因此,微處理器通過控制PWM脈沖寬度即可控制輸出電壓Vout,從而實現(xiàn)自動調(diào) 整PDP顯示屏的維持電壓的目的。
權(quán)利要求1.PDP顯示屏的維持電壓自動調(diào)整電路,包括反饋電路及與其相連的分壓電路,反饋電 路包括光耦、穩(wěn)壓管、第一電阻、第二電阻及第一電容;所述分壓電路包括第四電阻、第五電 阻;所述穩(wěn)壓管的陰極通過光耦及第一電阻接電源,陽極接地;所述光耦并聯(lián)第二電阻;第 一電容的一端連接穩(wěn)壓管的陰極,另一端連接穩(wěn)壓管的參考端,且通過第四電阻接地;第五 電阻連接第四電阻和電壓輸出端;其特征在于還包括恒流電路,所述恒流電路連接分壓 電路。
2.如權(quán)利要求1所述的PDP顯示屏的維持電壓自動調(diào)整電路,其特征在于所述恒流 電路包括微處理器、運算放大器、三極管、第二電容、第六電阻、第七電阻、第八電阻;所述運 算放大器的正極輸入端通過第八電阻連接微處理器,且通過第二電容接地,負極輸入端通 過第六電阻接地;所述三極管的基極連接運算放大器的輸出端,集電極連接穩(wěn)壓管的參考 端,發(fā)射極連接第六電阻;所述第七電阻并聯(lián)第二電容。
3.如權(quán)利要求2所述的PDP顯示屏的維持電壓自動調(diào)整電路,其特征在于所述恒流 電路還包括二極管,所述二極管正極與三極管的發(fā)射極連接,負極連接三極管的基極。
4.如權(quán)利要求1至3任意一項所述的PDP顯示屏的維持電壓自動調(diào)整電路,其特征在 于所述穩(wěn)壓管為TL431。
專利摘要本實用新型涉及開關(guān)電源技術(shù),具體的說是涉及一種PDP顯示屏的維持電壓自動調(diào)整電路。本實用新型針對傳統(tǒng)技術(shù)中對PDP顯示屏的維持電壓的調(diào)節(jié)需要人工干預(yù)、效率低、可靠性差的缺陷,公開了一種新型的PDP顯示屏的維持電壓自動調(diào)整電路,自動調(diào)整維持電壓。其技術(shù)方案的要點可概括為在傳統(tǒng)維持電壓調(diào)整電路的基礎(chǔ)上增加了恒流電路,通過微處理器輸出的PWM波控制恒流值,作用于反饋電路,從而達到調(diào)整輸出電壓的目的。本實用新型的有益效果是自動調(diào)整PDP顯示屏的維持電壓,效率高、靈活性強、可靠性高,適用于PDP顯示屏的維持電壓的調(diào)整。
文檔編號G05F1/46GK201917839SQ20102064828
公開日2011年8月3日 申請日期2010年12月8日 優(yōu)先權(quán)日2010年12月8日
發(fā)明者戴德軍, 范欣 申請人:四川長虹電器股份有限公司