專利名稱:試驗(yàn)裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種試驗(yàn)裝置,且特別涉及一種對(duì)電子元件進(jìn)行試驗(yàn)的試驗(yàn)裝置。對(duì)認(rèn)可參照文獻(xiàn)的指定國(guó),可將下述申請(qǐng)中所記述的內(nèi)容利用參照加入本申請(qǐng)中,作為本申請(qǐng)記述的一部分。
日本專利的特愿2003-311746,申請(qǐng)日平成15年9月3日。
背景技術(shù):
在公知技術(shù)中,對(duì)半導(dǎo)體電路等電子元件進(jìn)行試驗(yàn)的試驗(yàn)裝置,通過(guò)在電子元件上施加一定的圖案而進(jìn)行試驗(yàn)。試驗(yàn)裝置包括向電子元件施加預(yù)先所確定的圖案和試驗(yàn)速率等的測(cè)試模塊,以及用于控制測(cè)試模塊向電子元件施加圖案等的時(shí)序的時(shí)序控制模塊。
測(cè)試模塊會(huì)依據(jù)應(yīng)試驗(yàn)的電子元件的焊接腳數(shù)而設(shè)置有多個(gè)測(cè)試模塊,而且時(shí)序控制模塊設(shè)置有多個(gè)用于產(chǎn)生試驗(yàn)開(kāi)始時(shí)序的模塊,以及用于產(chǎn)生圖案施加時(shí)序的模塊等這樣的模塊。在公知技術(shù)中,時(shí)序控制模塊依據(jù)其機(jī)能而分別構(gòu)成。
與本發(fā)明相關(guān)的專利文獻(xiàn)等,因?yàn)楝F(xiàn)在沒(méi)有認(rèn)識(shí),所以省略其說(shuō)明。
如前所述,在公知技術(shù)中,因?yàn)槭菍r(shí)序控制模塊依據(jù)其機(jī)能而構(gòu)成,所以需要制造多個(gè)種類的時(shí)序控制模塊,而導(dǎo)致制造成本的上升。而且,各個(gè)時(shí)序控制模塊的通用性低,進(jìn)而使電子元件的試驗(yàn)效率降低。為了解決這種問(wèn)題,考慮在各個(gè)模塊設(shè)置能夠?qū)崿F(xiàn)全部機(jī)能的構(gòu)成,并可轉(zhuǎn)換各模塊的機(jī)能。以此,可只由同一種的模塊進(jìn)行電子元件的試驗(yàn)。
但是,為了試驗(yàn)電子元件所必需的機(jī)能涉及多種,而且為了實(shí)現(xiàn)各個(gè)機(jī)能需要多個(gè)焊接腳,如要以一個(gè)模塊實(shí)現(xiàn)所有的機(jī)能,會(huì)使模塊的焊接腳數(shù)變得龐大,這種作法是不實(shí)用的。因此,考慮利用具有同一構(gòu)成的多個(gè)模塊以實(shí)現(xiàn)所有的機(jī)能。但是,在這種情況下,又產(chǎn)生必須取得各個(gè)模塊間的同步性的問(wèn)題。
而且,作為其它的課題,在由不同的制造方式所制造的測(cè)試模塊間,有時(shí)從信號(hào)的輸入到輸出的時(shí)間的特性不同,所以難以同時(shí)使用這些測(cè)試模塊。而且,有時(shí)時(shí)序控制模塊要從多個(gè)測(cè)試模塊分別獲取故障數(shù)據(jù),且將對(duì)多個(gè)故障數(shù)據(jù)進(jìn)行邏輯運(yùn)算,并匯總多個(gè)數(shù)據(jù)以對(duì)多個(gè)測(cè)試模塊進(jìn)行分配。即使在這種情況下,各個(gè)匯總處理、各個(gè)分配處理,也需要同步進(jìn)行。在如上所述,試驗(yàn)裝置利用多個(gè)信號(hào)供給部30、多個(gè)測(cè)試模塊14進(jìn)行電子元件的試驗(yàn)的情況下,需要由它們之間的信號(hào)的授受而取得同步。
而且,為了進(jìn)行各個(gè)匯總處理、分配處理,需要多個(gè)緩存器,導(dǎo)致電路規(guī)模和成本的增大。所以,需要降低緩存器數(shù)目。而且,為了進(jìn)行匯總處理、分配處理,需要多根信號(hào)線,但如在半導(dǎo)體基板上形成多根信號(hào)線,則需要對(duì)電路配置進(jìn)行研討。
發(fā)明內(nèi)容
為了解決上述問(wèn)題,在本發(fā)明的實(shí)施例中提供了一種試驗(yàn)裝置,用于試驗(yàn)電子元件,此試驗(yàn)裝置包括多個(gè)測(cè)試模塊、多個(gè)返回電路、多個(gè)匯總部與多個(gè)分配部。其中,測(cè)試模塊進(jìn)行電子元件和信號(hào)的授受。返回電路與測(cè)試模塊對(duì)應(yīng)設(shè)置,并接收用于表示在電子元件輸出的輸出圖案上產(chǎn)生故障的時(shí)序的故障時(shí)序信號(hào)。匯總部接收返回電路輸出的故障時(shí)序信號(hào),并計(jì)算故障時(shí)序信號(hào)中的一個(gè)以上的故障時(shí)序信號(hào)的邏輯和,且輸出1位的信號(hào)。分配部與匯總部對(duì)應(yīng)設(shè)置,并將對(duì)應(yīng)的匯總部的運(yùn)算結(jié)果分配到測(cè)試模塊。
在本發(fā)明之一實(shí)施例中,試驗(yàn)裝置還包括多個(gè)正反器(flip-flop),與匯總部對(duì)應(yīng),且正反器為串聯(lián),以接收返回電路輸出的故障時(shí)序信號(hào),并將接收的故障時(shí)序信號(hào)依次供給下一級(jí)的正反器,每一個(gè)正反器分別向?qū)?yīng)的匯總部供給故障時(shí)序信號(hào)。
在本發(fā)明之一實(shí)施例中,試驗(yàn)裝置還包括多個(gè)緩存器部,與匯總部及分配部對(duì)應(yīng)設(shè)置,并將用于控制在匯總部中利用故障時(shí)序信號(hào)中的其中一個(gè)故障時(shí)序信號(hào)進(jìn)行邏輯運(yùn)算,及在分配部中向測(cè)試模塊中的其中一個(gè)測(cè)試模塊分配邏輯運(yùn)算結(jié)果的多位的控制信號(hào),向?qū)?yīng)的匯總部及分配部進(jìn)行供給。
在本發(fā)明之一實(shí)施例中,試驗(yàn)裝置還包括半導(dǎo)體基板,設(shè)置有匯總部及分配部,使匯總部及對(duì)應(yīng)的分配部有多個(gè)組合,并在半導(dǎo)體基板上并列設(shè)置。其中緩存器部設(shè)置在半導(dǎo)體基板上,且匯總部及對(duì)應(yīng)的分配部在半導(dǎo)體基板上的第一方向上串聯(lián)連接。各個(gè)緩存器部和對(duì)應(yīng)的匯總部及分配部,在第一方向上被連接。
在本發(fā)明之一實(shí)施例中,在半導(dǎo)體基板上,至少一部分連接匯總部和測(cè)試模塊的配線,沿著與第一方向垂直的第二方向設(shè)置。此外,在半導(dǎo)體基板上,至少一部分連接分配部和測(cè)試模塊的配線,沿著與第一方向垂直的第二方向設(shè)置。
另外,上述發(fā)明的概要并未列舉本發(fā)明的所有必要特征,這些特征群的子集合也可成為發(fā)明。
如利用本發(fā)明,可使匯總部及分配部的處理同步進(jìn)行流水線處理。而且,能夠防止需要多根信號(hào)線的配線,并防止沿著半導(dǎo)體基板上,配線在橫方向或縱方向的偏斜。
圖1為關(guān)于本發(fā)明的實(shí)施例的試驗(yàn)裝置100的構(gòu)成的一個(gè)實(shí)施例。
圖2為開(kāi)關(guān)矩陣20的構(gòu)成的一個(gè)實(shí)施例。
圖3為信號(hào)供給部30及時(shí)鐘脈沖控制電路70的構(gòu)成的一個(gè)實(shí)施例。
圖4為環(huán)形電路110的構(gòu)成的一個(gè)實(shí)施例。
圖5為基準(zhǔn)時(shí)鐘脈沖分配電路80的構(gòu)成的一個(gè)實(shí)施例。
圖6為在從圖3至圖5中所說(shuō)明的,多個(gè)信號(hào)供給部30輸出時(shí)序信號(hào)的時(shí)序的調(diào)整方法的一個(gè)實(shí)施例的流程圖。
圖7為時(shí)序信號(hào)和基準(zhǔn)時(shí)鐘脈沖的關(guān)系。圖7(a)為不對(duì)基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量進(jìn)行調(diào)整的情況的一個(gè)實(shí)施例,圖7(b)為對(duì)基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量進(jìn)行調(diào)整的情況的一個(gè)實(shí)施例。
圖8為相位調(diào)整電路50的構(gòu)成的一個(gè)實(shí)施例。
圖9為發(fā)生電路48及時(shí)序信號(hào)分配電路56的構(gòu)成的一個(gè)實(shí)施例。
圖10為匯總電路46及時(shí)序信號(hào)分配電路56的構(gòu)成的一個(gè)實(shí)施例。
圖11為多個(gè)匯總部160及多個(gè)分配部140的,在半導(dǎo)體基板(圖中未示出)上的配置實(shí)施例。圖11(a)~圖11(c)分別表示多個(gè)匯總部160及多個(gè)分配部140的,在半導(dǎo)體基板上的配置的一個(gè)實(shí)施例。
圖12為多個(gè)正反器部186及多個(gè)選擇部188的構(gòu)成的一個(gè)實(shí)施例。
圖13為在控制部12上所設(shè)置的,用于控制多個(gè)緩存器部146的寫(xiě)入控制電路的構(gòu)成的一個(gè)實(shí)施例。
主要元件標(biāo)記說(shuō)明10基準(zhǔn)時(shí)鐘脈沖生成部12控制部14測(cè)試模塊16元件接觸部20開(kāi)關(guān)矩陣22測(cè)試板30信號(hào)供給部32計(jì)數(shù)器部34返回用可變延遲電路36基準(zhǔn)時(shí)鐘脈沖用可變延遲電路38、72、119、122、126、132、136、142、152正反器40返回電路42、52、62多個(gè)正反器44返回信號(hào)選擇部46匯總電路48發(fā)生電路50相位調(diào)整電路54時(shí)鐘脈沖選擇部56時(shí)序信號(hào)分配電路60時(shí)序供給部64時(shí)序信號(hào)選擇部66同步電路70時(shí)鐘脈沖控制電路74選擇部76計(jì)數(shù)器
78邏輯電路80基準(zhǔn)時(shí)鐘脈沖分配電路82、88、118、144分配器84、117、148、164、190、210、216、226與門電路86、116、134、150、166、250或門電路90輸出部100試驗(yàn)裝置110環(huán)形電路112、114基準(zhǔn)時(shí)鐘脈沖選擇部120匯流排124分配電路130運(yùn)算電路140分配部146、162緩存器部160匯總部168移位緩存器部172、174、178、180、186、206、208、218、220正反器188選擇部200電子元件202、224選擇器204寫(xiě)入部212要求信號(hào)儲(chǔ)存部214主選擇部222計(jì)數(shù)器228復(fù)位部230第一分配點(diǎn)
232第二分配點(diǎn)234基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑236相位調(diào)整用可變延遲電路258主從選擇部具體實(shí)施方式
下面,通過(guò)發(fā)明的實(shí)施例對(duì)本發(fā)明進(jìn)行說(shuō)明,但是以下的實(shí)施例并不對(duì)關(guān)于權(quán)利要求的發(fā)明進(jìn)行限定,而且實(shí)施例中所說(shuō)明的特征的所有組合也未必是發(fā)明的解決方法所必須的。
圖1為關(guān)于本發(fā)明的實(shí)施例的試驗(yàn)裝置100的構(gòu)成的一個(gè)實(shí)施例。試驗(yàn)裝置100對(duì)多個(gè)電子元件(200-1~200-n,以下統(tǒng)稱200)進(jìn)行試驗(yàn)。試驗(yàn)裝置100包括基準(zhǔn)時(shí)鐘脈沖生成部10、控制部12、多個(gè)測(cè)試模塊(14-1~14-48,以下統(tǒng)稱14)、元件接觸部16以及開(kāi)關(guān)矩陣20。
元件接觸部16例如為載置多個(gè)電子元件200的測(cè)試頭,將多個(gè)測(cè)試模塊14與多個(gè)電子元件200電連接。各個(gè)測(cè)試模塊14分別與一個(gè)或多個(gè)電子元件200電連接。而且,各個(gè)電子元件200分別與一個(gè)或多個(gè)測(cè)試模塊14電連接。例如,測(cè)試模塊14及電子元件200分別具有預(yù)先確定的數(shù)目的輸出入焊接腳,并分別對(duì)應(yīng)焊接腳數(shù)使測(cè)試模塊14和電子元件200被連接。
而且,測(cè)試模塊14也可為將接收的試驗(yàn)圖案,供給對(duì)應(yīng)的電子元件200的模塊。在本實(shí)施例中,各個(gè)測(cè)試模塊14分別從控制部12預(yù)先接收試驗(yàn)圖案,并在與從開(kāi)關(guān)矩陣20分別接收的時(shí)序信號(hào)對(duì)應(yīng)的時(shí)序,將試驗(yàn)圖案供給到電子元件200。而且,測(cè)試模塊14根據(jù)電子元件200輸出的信號(hào),也可判定電子元件200的好壞。在這種情況下,測(cè)試模塊14既可具有用于儲(chǔ)存電子元件200的故障數(shù)據(jù)的故障存儲(chǔ)器,也可將故障數(shù)據(jù)供給到控制部12。
基準(zhǔn)時(shí)鐘脈沖生成部10生成預(yù)先所確定的頻率的基準(zhǔn)時(shí)鐘脈沖。測(cè)試裝置100的各個(gè)構(gòu)成要素對(duì)應(yīng)此基準(zhǔn)時(shí)鐘脈沖進(jìn)行工作。開(kāi)關(guān)矩陣20根據(jù)基準(zhǔn)時(shí)鐘脈沖,生成相位不同的多個(gè)時(shí)序信號(hào),并分別供給測(cè)試模塊14。也即,開(kāi)關(guān)矩陣20通過(guò)向測(cè)試模塊14供給時(shí)序信號(hào),可對(duì)各個(gè)測(cè)試模塊14工作的時(shí)序進(jìn)行控制。
控制部12對(duì)開(kāi)關(guān)矩陣20分別將任意一個(gè)相位的時(shí)序信號(hào)供給測(cè)試模塊14進(jìn)行控制。而且,控制部12預(yù)先分別將試驗(yàn)圖案供給測(cè)試模塊14??刂撇?2也可為例如工作站等主計(jì)算機(jī)。而且,控制部12也可具有多臺(tái)主計(jì)算機(jī)。在這種情況下,各臺(tái)主計(jì)算機(jī)被分別分配以應(yīng)進(jìn)行試驗(yàn)的電子元件200,并控制與所分配的電子元件200連接的測(cè)試模塊14、及向測(cè)試模塊14供給的時(shí)序信號(hào)的相位。
圖2為開(kāi)關(guān)矩陣20的構(gòu)成的一個(gè)實(shí)施例。開(kāi)關(guān)矩陣20具有多個(gè)測(cè)試板(22-1、22-2,以下統(tǒng)稱22)。在測(cè)試板22上設(shè)置有基準(zhǔn)時(shí)鐘脈沖分配電路80、時(shí)鐘脈沖控制電路70、多個(gè)信號(hào)供給部(30-1~30-16,以下統(tǒng)稱30)、多個(gè)輸出部90及環(huán)形電路110。對(duì)環(huán)形電路110及時(shí)鐘脈沖控制電路70的構(gòu)成及工作,將在后面的圖3中進(jìn)行說(shuō)明。
基準(zhǔn)時(shí)鐘脈沖分配電路80接收基準(zhǔn)時(shí)鐘脈沖生成部10所生成的基準(zhǔn)時(shí)鐘脈沖,并對(duì)開(kāi)關(guān)矩陣20的各個(gè)構(gòu)成要素進(jìn)行分配。信號(hào)供給部30根據(jù)作為輸入信號(hào)被輸入的基準(zhǔn)時(shí)鐘脈沖,輸出用于試驗(yàn)電子元件200的輸出信號(hào)。例如,信號(hào)供給部30通過(guò)輸出部90,向測(cè)試模塊14供給用于表示在電子元件200上施加試驗(yàn)圖案的時(shí)序的時(shí)序信號(hào)、用于表示開(kāi)始電子元件200的試驗(yàn)的時(shí)序的時(shí)序信號(hào)、用于表示停止電子元件200的試驗(yàn)的時(shí)序的時(shí)序信號(hào)以及用于表示取入電子元件200的故障數(shù)據(jù)的時(shí)序的時(shí)序信號(hào)等。
在本實(shí)施例中,各個(gè)信號(hào)供給部30根據(jù)所輸入的基準(zhǔn)時(shí)鐘脈沖,將相位不同的多個(gè)時(shí)序信號(hào)作為前述的輸出信號(hào)而生成。而且,控制部12分別將信號(hào)供給部30所生成的多個(gè)時(shí)序信號(hào)中的任意一個(gè)時(shí)序信號(hào)供給測(cè)試模塊14,在各個(gè)信號(hào)供給部30中進(jìn)行轉(zhuǎn)換。以此,例如各個(gè)測(cè)試模塊14可控制向電子元件200供給試驗(yàn)圖案的時(shí)序。而且,信號(hào)供給部30與時(shí)序信號(hào)同步,可輸出用于時(shí)序信號(hào)的生成的基準(zhǔn)時(shí)鐘脈沖。
而且,多個(gè)信號(hào)供給部30被預(yù)先分配以進(jìn)行電子元件200施加試驗(yàn)圖案的時(shí)序的控制、開(kāi)始電子元件200的試驗(yàn)的時(shí)序的控制、停止電子元件200的試驗(yàn)的時(shí)序的控制以及取入電子元件200的故障數(shù)據(jù)的時(shí)序的控制等這樣的機(jī)能。而且,各個(gè)信號(hào)供給部30為具有同一構(gòu)成的集成電路,具有通過(guò)轉(zhuǎn)換工作模式而執(zhí)行前述所有機(jī)能的電路構(gòu)成。此工作模式由控制部12進(jìn)行控制。這樣,通過(guò)使各個(gè)信號(hào)供給部30的構(gòu)成相同,可使信號(hào)供給部30的通用性提高。
而且,根據(jù)信號(hào)供給部30的焊接腳數(shù),如使一個(gè)信號(hào)供給部30具有能夠執(zhí)行前述所有機(jī)能的電路構(gòu)成,有時(shí)信號(hào)供給部30的輸出入焊接腳數(shù)會(huì)不足。在這種情況下,通過(guò)組合多個(gè)信號(hào)供給部30,可解決輸出入焊接腳不足的問(wèn)題。例如,試驗(yàn)裝置100如圖2所示,使信號(hào)供給部30-1和信號(hào)供給部30-2組合進(jìn)行工作。本實(shí)施例的控制部12在信號(hào)供給部30的各個(gè)組合上,可分配上述機(jī)能的任意一個(gè)而使其工作。
多個(gè)輸出部90與多個(gè)測(cè)試模塊14對(duì)應(yīng)設(shè)置,并從多個(gè)信號(hào)供給部30中的任意一個(gè)接收時(shí)序信號(hào),且將接收的時(shí)序信號(hào)供給對(duì)應(yīng)的測(cè)試模塊14。分別從任意一個(gè)信號(hào)供給部30向輸出部90供給時(shí)序信號(hào),由控制部12依據(jù)各個(gè)測(cè)試模塊14的機(jī)能以及各個(gè)信號(hào)供給部30的機(jī)能進(jìn)行控制。
試驗(yàn)裝置100因?yàn)槔枚鄠€(gè)信號(hào)供給部30與多個(gè)測(cè)試模塊14進(jìn)行電子元件200的試驗(yàn),所以利用它們之間的信號(hào)的授受而取得同步為佳。本實(shí)施例中的試驗(yàn)裝置100進(jìn)行以下調(diào)整。
(1)多個(gè)信號(hào)供給部30輸出時(shí)序信號(hào)的時(shí)序的調(diào)整。
(2)依據(jù)測(cè)試模塊14的特性的時(shí)序信號(hào)的相位的調(diào)整。
(3)在使多個(gè)信號(hào)供給部30進(jìn)行組合的情況下,各個(gè)信號(hào)供給部30所接收的基準(zhǔn)時(shí)鐘脈沖的相位的調(diào)整。
首先,對(duì)多個(gè)信號(hào)供給部30輸出時(shí)序信號(hào)的時(shí)序的調(diào)整,利用圖3到圖6進(jìn)行說(shuō)明。
圖3為信號(hào)供給部30及時(shí)鐘脈沖控制電路70的構(gòu)成的一個(gè)實(shí)施例。信號(hào)供給部30具有時(shí)序信號(hào)分配電路56、匯總電路46、發(fā)生電路48、多個(gè)返回電路40、多個(gè)時(shí)序供給部60、相位調(diào)整電路50、基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36、正反器38、計(jì)數(shù)器部32以及基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234。而且,時(shí)鐘脈沖控制電路70具有正反器72、選擇部74、計(jì)數(shù)器76及邏輯電路78。
基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234從基準(zhǔn)時(shí)鐘脈沖生成部10,通過(guò)基準(zhǔn)時(shí)鐘脈沖分配電路80接收基準(zhǔn)時(shí)鐘脈沖并向環(huán)形電路110輸出?;鶞?zhǔn)時(shí)鐘脈沖通過(guò)路徑234具有用于將接收的基準(zhǔn)時(shí)鐘脈沖分配為信號(hào)供給部30的各個(gè)時(shí)鐘脈沖的多個(gè)分配點(diǎn),而設(shè)置于信號(hào)供給部30上的正反器等,依據(jù)此基準(zhǔn)時(shí)鐘脈沖進(jìn)行工作。
基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36設(shè)置在基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234上,并使基準(zhǔn)時(shí)鐘脈沖延遲?;鶞?zhǔn)時(shí)鐘脈沖用可變延遲電路36與基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234上的多個(gè)分配點(diǎn)相比,設(shè)置于上級(jí)為佳。通過(guò)基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234的基準(zhǔn)時(shí)鐘脈沖,被輸入環(huán)形電路110中。
環(huán)形電路110使各個(gè)信號(hào)供給部30輸出的基準(zhǔn)時(shí)鐘脈沖循環(huán),并通過(guò)基準(zhǔn)時(shí)鐘脈沖分配電路80,作為輸入信號(hào)輸入分別輸出基準(zhǔn)時(shí)鐘脈沖的信號(hào)供給部30中。環(huán)形電路110使依次選擇的各個(gè)基準(zhǔn)時(shí)鐘脈沖,沿大致相同的路徑循環(huán)并輸入信號(hào)供給部30為佳。試驗(yàn)裝置100通過(guò)測(cè)定該循環(huán)的周期,而檢測(cè)出各個(gè)信號(hào)供給部30輸出時(shí)序信號(hào)的時(shí)序的差異。各個(gè)信號(hào)供給部30通過(guò)對(duì)輸出時(shí)序信號(hào)的時(shí)序進(jìn)行調(diào)整,即使從多個(gè)信號(hào)供給部30向多個(gè)測(cè)試模塊14供給時(shí)序信號(hào),也可使多個(gè)測(cè)試模塊14同步進(jìn)行工作。
圖4為環(huán)形電路110的構(gòu)成的一個(gè)實(shí)施例。環(huán)形電路110具有多個(gè)基準(zhǔn)時(shí)鐘脈沖選擇部(112-1~112-4、114-1~114-2)、或門電路116、與門電路117、正反器119及分配器118。環(huán)形電路110接收多個(gè)信號(hào)供給部30輸出的基準(zhǔn)時(shí)鐘脈沖,并依次選擇接收的基準(zhǔn)時(shí)鐘脈沖進(jìn)行循環(huán)。
在本實(shí)施例中,多個(gè)基準(zhǔn)時(shí)鐘脈沖選擇部(112-1~112-4、114-1~114-2)與或門電路116,依次選擇多個(gè)基準(zhǔn)時(shí)鐘脈沖中的基準(zhǔn)時(shí)鐘脈沖。與門電路117將所選擇的基準(zhǔn)時(shí)鐘脈沖和正反器119輸出的信號(hào)進(jìn)行邏輯積,而向分配器118輸出。正反器119控制是否進(jìn)行基準(zhǔn)時(shí)鐘脈沖的循環(huán)。在正反器119中,從控制部12接收控制是否進(jìn)行基準(zhǔn)時(shí)鐘脈沖的循環(huán)的信號(hào),并依據(jù)從分配器118所接收的基準(zhǔn)時(shí)鐘脈沖的反轉(zhuǎn)信號(hào),輸出該信號(hào)。分配器118使與門電路117輸出的基準(zhǔn)時(shí)鐘脈沖,沿基準(zhǔn)時(shí)鐘脈沖分配電路80進(jìn)行循環(huán)。環(huán)形電路110使依次選擇的各個(gè)基準(zhǔn)時(shí)鐘脈沖,分別以相同路徑沿基準(zhǔn)時(shí)鐘脈沖分配電路80進(jìn)行循環(huán)。以此,能夠降低各個(gè)信號(hào)供給部30的周期測(cè)定誤差。
圖5為基準(zhǔn)時(shí)鐘脈沖分配電路80的構(gòu)成的一個(gè)實(shí)施例?;鶞?zhǔn)時(shí)鐘脈沖分配電路80具有分配器82、與門電路84、或門電路86與分配器88。分配器82從基準(zhǔn)時(shí)鐘脈沖生成部10接收基準(zhǔn)時(shí)鐘脈沖,并向應(yīng)依據(jù)此基準(zhǔn)時(shí)鐘脈沖進(jìn)行工作的構(gòu)成要素分配基準(zhǔn)時(shí)鐘脈沖。與門電路84從分配器82接收基準(zhǔn)時(shí)鐘脈沖,并輸出從后述的時(shí)鐘脈沖控制電路70所接收的信號(hào)與基準(zhǔn)時(shí)鐘脈沖的邏輯積。也即,與門電路84根據(jù)從時(shí)鐘脈沖控制電路70所接收的信號(hào),選擇是否使基準(zhǔn)時(shí)鐘脈沖通過(guò)。
或門電路86輸出從與門電路84接收的基準(zhǔn)時(shí)鐘脈沖與由環(huán)形電路110被循環(huán)的基準(zhǔn)時(shí)鐘脈沖的邏輯和。當(dāng)測(cè)定循環(huán)的周期時(shí),則對(duì)時(shí)鐘脈沖控制電路70進(jìn)行控制,以向與門電路84輸入L邏輯,并使基準(zhǔn)時(shí)鐘脈沖生成部10所供給的基準(zhǔn)時(shí)鐘脈沖不通過(guò)。如不測(cè)定循環(huán)的周期,則時(shí)鐘脈沖控制電路70向與門電路84輸入H邏輯。分配器88將或門電路86輸出的基準(zhǔn)時(shí)鐘脈沖,供給到多個(gè)信號(hào)供給部30。如測(cè)定循環(huán)的周期,則分配器88向進(jìn)行循環(huán)的周期測(cè)定的信號(hào)供給部30供給接收的基準(zhǔn)時(shí)鐘脈沖。
而且,環(huán)形電路110使從一個(gè)信號(hào)供給部30接收的基準(zhǔn)時(shí)鐘脈沖連續(xù)循環(huán)為佳。也即,使各個(gè)基準(zhǔn)時(shí)鐘脈沖在一定時(shí)間內(nèi)循環(huán)多次為佳。計(jì)數(shù)器部32(請(qǐng)參照?qǐng)D3)對(duì)在一定時(shí)間內(nèi)基準(zhǔn)時(shí)鐘脈沖循環(huán)多少次進(jìn)行計(jì)數(shù),并根據(jù)計(jì)數(shù)結(jié)果,測(cè)定與由環(huán)形電路110依次被循環(huán)的基準(zhǔn)時(shí)鐘脈沖對(duì)應(yīng)的信號(hào)供給部30的周期。
例如,計(jì)數(shù)器部32從分配器82接收基準(zhǔn)時(shí)鐘脈沖,并在對(duì)該基準(zhǔn)時(shí)鐘脈沖的脈沖進(jìn)行一定次數(shù)的計(jì)數(shù)期間,計(jì)測(cè)環(huán)形電路110使基準(zhǔn)時(shí)鐘脈沖循環(huán)多少次。在這種情況下,向計(jì)數(shù)器部32輸入利用環(huán)形電路110進(jìn)行循環(huán)的基準(zhǔn)時(shí)鐘脈沖。
然后,計(jì)數(shù)器部32根據(jù)這些計(jì)數(shù)結(jié)果,在各個(gè)信號(hào)供給部30中,測(cè)定從輸入信號(hào)(基準(zhǔn)時(shí)鐘脈沖)被輸入開(kāi)始到環(huán)形電路信號(hào)(基準(zhǔn)時(shí)鐘脈沖)被輸入為止的周期。通過(guò)使基準(zhǔn)時(shí)鐘脈沖循環(huán)多次,可更加精度良好地測(cè)定各個(gè)信號(hào)供給部30的周期。例如,環(huán)形電路110使各個(gè)基準(zhǔn)時(shí)鐘脈沖循環(huán)4000次左右為佳。
控制部12根據(jù)計(jì)數(shù)器部32測(cè)定的各個(gè)信號(hào)供給部30的周期,控制在各個(gè)信號(hào)供給部30所設(shè)置的基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲時(shí)間,使各個(gè)信號(hào)供給部30的周期大致相同。利用這種控制,能夠減少因多個(gè)信號(hào)供給部30間的差異所造成的時(shí)序信號(hào)的輸出時(shí)序的偏離。
而且,信號(hào)供給部30的發(fā)生電路48,從基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234的第一分配點(diǎn)230,通過(guò)相位調(diào)整電路50被分配以基準(zhǔn)時(shí)鐘脈沖,且根據(jù)所分配的基準(zhǔn)時(shí)鐘脈沖生成相位不同的多個(gè)時(shí)序信號(hào)。在本實(shí)施例中,發(fā)生電路48以與基準(zhǔn)時(shí)鐘脈沖的周期相等的相位鑒別力,生成相位不同的多個(gè)時(shí)序信號(hào)。
時(shí)序信號(hào)分配電路56為每一個(gè)時(shí)序供給部60選擇發(fā)生電路48所生成的多個(gè)時(shí)序信號(hào)中的任意一個(gè)時(shí)序信號(hào),并分別供給時(shí)序供給部60。多個(gè)時(shí)序供給部60以每?jī)蓚€(gè)對(duì)應(yīng)一個(gè)輸出部90的形態(tài)而設(shè)置,并向?qū)?yīng)的輸出部90供給時(shí)序信號(hào)。各個(gè)時(shí)序供給部60,具有從在基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑中比第一分配點(diǎn)230設(shè)置于下級(jí)的第二分配點(diǎn)232被分配以基準(zhǔn)時(shí)鐘脈沖,并與所分配的基準(zhǔn)時(shí)鐘脈沖同步,以及將時(shí)序信號(hào)分配電路56所選擇的時(shí)序信號(hào)向測(cè)試模塊輸出的同步電路66。
環(huán)形電路110接收通過(guò)第二分配點(diǎn)232的基準(zhǔn)時(shí)鐘脈沖,并使所取得的基準(zhǔn)時(shí)鐘脈沖進(jìn)行循環(huán)??刂撇?2通過(guò)控制基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量,可使向多個(gè)信號(hào)供給部30的同步電路66分配基準(zhǔn)時(shí)鐘脈沖的時(shí)序大致相同。所以,多個(gè)信號(hào)供給部30可以大致相同的時(shí)序輸出時(shí)序信號(hào)。
而且,基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234在多個(gè)分配點(diǎn)中的最下級(jí)具有第二分配點(diǎn)232為佳。而且,各個(gè)信號(hào)供給部30在形成有信號(hào)供給部30的半導(dǎo)體基板上,從第二分配點(diǎn)232附近將基準(zhǔn)時(shí)鐘脈沖向環(huán)形電路110輸出為佳。通過(guò)縮短從第二分配點(diǎn)232到向環(huán)形電路110輸出的路徑,并測(cè)定基準(zhǔn)時(shí)鐘脈沖的循環(huán)的周期,能夠減少環(huán)形電路110接收的基準(zhǔn)時(shí)鐘脈沖和信號(hào)供給部30輸出的時(shí)序信號(hào)的相位的偏離。因此,能夠更加減少各個(gè)信號(hào)供給部30輸出時(shí)序信號(hào)的時(shí)序的偏離。
而且,也可使試驗(yàn)裝置100從多個(gè)測(cè)試模塊14,向一個(gè)電子元件200供給試驗(yàn)圖案??刂撇?2對(duì)各個(gè)基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量分別進(jìn)行控制,以使向多個(gè)測(cè)試模塊14供給時(shí)序信號(hào)的信號(hào)供給部30的周期大致相同,其中多個(gè)測(cè)試模塊14向一個(gè)電子元件200供給試驗(yàn)圖案。
圖6為圖3至圖5中所說(shuō)明的,多個(gè)信號(hào)供給部30輸出時(shí)序信號(hào)的時(shí)序的調(diào)整方法的一個(gè)實(shí)施例的流程圖。首先,在步驟S1000中,環(huán)形電路110選擇多個(gè)信號(hào)供給部30所輸出的多個(gè)基準(zhǔn)時(shí)鐘脈沖的任意一個(gè)。接著,在步驟S1002中,使環(huán)形電路110選擇的基準(zhǔn)時(shí)鐘脈沖進(jìn)行循環(huán),并向輸出此基準(zhǔn)時(shí)鐘脈沖的信號(hào)供給部30進(jìn)行輸入。
然后,在S1004中,計(jì)數(shù)器部32判定是否經(jīng)過(guò)一定時(shí)間,如沒(méi)有經(jīng)過(guò)一定時(shí)間,則繼續(xù)基準(zhǔn)時(shí)鐘脈沖的循環(huán)。如經(jīng)過(guò)了一定時(shí)間,則在S1006中,根據(jù)基準(zhǔn)時(shí)鐘脈沖的環(huán)形電路,計(jì)算此信號(hào)供給部30的周期。接著,在S1008中,判定是否選擇了多個(gè)信號(hào)供給部30所輸出的所有基準(zhǔn)時(shí)鐘脈沖,如未選擇所有的基準(zhǔn)時(shí)鐘脈沖,則選擇下面的基準(zhǔn)時(shí)鐘脈沖(S1000),并反復(fù)S1002~S1006的處理。
如選擇了所有的基準(zhǔn)時(shí)鐘脈沖,并計(jì)算了所有的信號(hào)供給部30的周期,則在S1010中,分別調(diào)整各個(gè)信號(hào)供給部30的基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量,并使各個(gè)信號(hào)供給部30輸出時(shí)序信號(hào)的時(shí)序大致相同,并結(jié)束調(diào)整。
下面,對(duì)依據(jù)測(cè)試模塊14的特性的時(shí)序信號(hào)的相位調(diào)整,利用圖3及圖7進(jìn)行說(shuō)明。如上所述,信號(hào)供給部30的多個(gè)時(shí)序供給部60,與多個(gè)測(cè)試模塊14對(duì)應(yīng)設(shè)置。但是,在各個(gè)測(cè)試模塊14中,從接收時(shí)序信號(hào)開(kāi)始,到輸出試驗(yàn)圖案為止的時(shí)間未必相同。例如,因各個(gè)測(cè)試模塊14的特性,在該時(shí)間上會(huì)產(chǎn)生差異。因此,即使對(duì)多個(gè)測(cè)試模塊14同時(shí)輸入時(shí)序信號(hào),有時(shí)也不能對(duì)電子元件200同時(shí)輸入試驗(yàn)圖案。本實(shí)施例的測(cè)試裝置100為了補(bǔ)償此差異,而分別對(duì)各個(gè)信號(hào)供給部30輸出的時(shí)序信號(hào)的相位進(jìn)行調(diào)整。
如圖3所示,各個(gè)時(shí)序供給部60具有被串聯(lián)的多個(gè)正反器62、時(shí)序信號(hào)選擇部64以及同步電路66。而且,各個(gè)時(shí)序供給部60與多個(gè)測(cè)試模塊14對(duì)應(yīng)設(shè)置,并從時(shí)序信號(hào)分配電路56接收時(shí)序信號(hào),且向?qū)?yīng)的測(cè)試模塊14供給時(shí)序信號(hào)。
發(fā)生電路48生成在一定時(shí)間只具有下降邊或上升邊的邊緣的時(shí)序信號(hào),并供給到時(shí)序分配電路56。此一定時(shí)間與基準(zhǔn)時(shí)鐘脈沖的周期相比足夠大為佳。多個(gè)正反器62從時(shí)序信號(hào)分配電路56接收時(shí)序信號(hào),并依據(jù)從基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234所分配的基準(zhǔn)時(shí)鐘脈沖,將時(shí)序信號(hào)向下一級(jí)的正反器依次交付。也即,多個(gè)正反器62的各個(gè)正反器依據(jù)基準(zhǔn)時(shí)鐘脈沖,將時(shí)序信號(hào)的值依次交付下一級(jí)的正反器。
時(shí)序信號(hào)選擇部64通過(guò)接收多個(gè)正反器62的各個(gè)正反器輸出的時(shí)序信號(hào),并選擇所接收的多個(gè)時(shí)序信號(hào)中的任意一個(gè)供給測(cè)試模塊,可對(duì)供給測(cè)試模塊的測(cè)試信號(hào)的相位進(jìn)行調(diào)整。
控制部12對(duì)多個(gè)時(shí)序供給部60分別向各個(gè)測(cè)試模塊14供給的時(shí)序信號(hào)的相位進(jìn)行控制。在本實(shí)施例中,控制部12對(duì)時(shí)序信號(hào)選擇部64選擇多個(gè)時(shí)序信號(hào)中的任意一個(gè)進(jìn)行控制,以使各個(gè)測(cè)試模塊14依據(jù)時(shí)序信號(hào)輸出試驗(yàn)圖案的時(shí)序大致相同。試驗(yàn)裝置100具有用于檢測(cè)測(cè)試模塊14輸出試驗(yàn)圖案的時(shí)序的裝置為佳。
在本實(shí)施例中,利用多個(gè)返回電路40,對(duì)測(cè)試模塊14輸出試驗(yàn)圖案的時(shí)序進(jìn)行檢測(cè)。多個(gè)返回電路40與多個(gè)時(shí)序供給部60同樣地,與多個(gè)測(cè)試模塊14對(duì)應(yīng)設(shè)置,而測(cè)試模塊14將在輸出試驗(yàn)圖案的時(shí)序發(fā)生值的變化的信號(hào),輸入對(duì)應(yīng)的返回電路40。返回電路40具有串聯(lián)的多個(gè)正反器42。多個(gè)正反器42的各個(gè)正反器,將由測(cè)試模塊14所輸入的信號(hào),依據(jù)基準(zhǔn)時(shí)鐘脈沖依次交付下一級(jí)的正反器。
控制部12讀出多個(gè)正反器42儲(chǔ)存的值,并根據(jù)以任意一級(jí)的正反器使數(shù)值進(jìn)行變化,以對(duì)測(cè)試模塊14輸出試驗(yàn)圖案的時(shí)序進(jìn)行檢測(cè)。而且,對(duì)控制部12也可根據(jù)各個(gè)測(cè)試模塊14的規(guī)格,預(yù)先給予應(yīng)分別供給各個(gè)測(cè)試模塊14的時(shí)序信號(hào)的相位。
而且,控制部12也可使基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量依次變化,并對(duì)時(shí)序信號(hào)的值發(fā)生變化的時(shí)序,與多個(gè)正反器62的任意一個(gè)正反器取入時(shí)序信號(hào)的值的時(shí)序變得大致相同的延遲量進(jìn)行檢測(cè),且將基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量設(shè)定為從檢測(cè)的延遲量偏離基準(zhǔn)時(shí)鐘脈沖的半周期的延遲量。在這種情況下,控制部12具有對(duì)多個(gè)正反器62的各個(gè)正反器儲(chǔ)存的時(shí)序信號(hào)的值進(jìn)行檢測(cè)的裝置為佳。
首先,控制部12將基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量設(shè)定為一定的值。然后,發(fā)生電路48根據(jù)從基準(zhǔn)時(shí)鐘脈沖分配電路80接收的基準(zhǔn)時(shí)鐘脈沖而生成時(shí)序信號(hào),并檢測(cè)多個(gè)正反器62儲(chǔ)存的各個(gè)值,且檢測(cè)發(fā)生值的變化的正反器的級(jí)數(shù)。接著,控制部12使基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量只變化一定量以后,同樣地生成時(shí)序信號(hào),并檢測(cè)多個(gè)正反器儲(chǔ)存的各個(gè)值,且檢測(cè)發(fā)生值的變化的正反器的級(jí)數(shù)。這樣,在每次使基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量依次變化時(shí),檢測(cè)多個(gè)正反器62儲(chǔ)存的各個(gè)值,并檢測(cè)發(fā)生值的變化的正反器的級(jí)數(shù)。然后,通過(guò)對(duì)所檢測(cè)的正反器的級(jí)數(shù)進(jìn)行變化的延遲量進(jìn)行檢測(cè),可檢測(cè)時(shí)序信號(hào)的值發(fā)生變化的時(shí)序,與多個(gè)正反器62的任意一個(gè)正反器取入時(shí)序信號(hào)的值的時(shí)序變得大致相同的延遲量。然后,將基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量,設(shè)定為從所檢測(cè)的延遲量偏離基準(zhǔn)時(shí)鐘脈沖的半周期的延遲量。利用這種控制,可在各個(gè)正反器中,穩(wěn)定地檢測(cè)時(shí)序信號(hào)的值。
圖7為時(shí)序信號(hào)和基準(zhǔn)時(shí)鐘脈沖的關(guān)系。圖7(a)為不對(duì)基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量進(jìn)行調(diào)整的情況的一個(gè)實(shí)施例,圖7(b)為對(duì)基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量進(jìn)行調(diào)整的情況的一個(gè)實(shí)施例。
在不對(duì)基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量進(jìn)行調(diào)整的情況下,當(dāng)多個(gè)正反器的任意一個(gè)正反器依據(jù)基準(zhǔn)時(shí)鐘脈沖取入時(shí)序信號(hào)的值時(shí),如圖7(a)所示,有時(shí)會(huì)在時(shí)序信號(hào)的值發(fā)生變化的時(shí)序取入時(shí)序信號(hào)的值。在這種情況下,此正反器不能穩(wěn)定地取入時(shí)序信號(hào)的值。
因此,本實(shí)施例中的控制部12如上述那樣對(duì)基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36的延遲量進(jìn)行調(diào)整,并如圖7(b)所示,使正反器取入時(shí)序信號(hào)的值的時(shí)序,和時(shí)序信號(hào)的值發(fā)生變化的時(shí)序錯(cuò)開(kāi)。
而且,各個(gè)返回電路40從對(duì)應(yīng)的多個(gè)測(cè)試模塊14,接收用于表示在電子元件200輸出的輸出圖案中產(chǎn)生故障的時(shí)序的故障時(shí)序信號(hào)等這樣的,來(lái)自測(cè)試模塊14的信號(hào),并將故障時(shí)序信號(hào)通過(guò)匯總電路46以及時(shí)序信號(hào)分配電路56供給到時(shí)序供給部60。此時(shí),根據(jù)各個(gè)測(cè)試模塊14的特性,有時(shí)在各個(gè)返回電路40的故障時(shí)序信號(hào)的相位上會(huì)產(chǎn)生偏離。也即,各個(gè)測(cè)試模塊14從生成故障時(shí)序信號(hào)開(kāi)始到分別向各個(gè)返回電路40供給的時(shí)間,有時(shí)因測(cè)試模塊14而有所不同。
測(cè)試裝置100在利用例如任意一個(gè)測(cè)試模塊14檢測(cè)故障的情況下,有時(shí)要像停止多個(gè)測(cè)試模塊14中的試驗(yàn)圖案的施加這樣,根據(jù)從測(cè)試模塊14供給到信號(hào)供給部30的信號(hào),控制多個(gè)測(cè)試模塊14的工作。當(dāng)進(jìn)行這種工作時(shí),如各個(gè)測(cè)試模塊14從生成例如故障時(shí)序信號(hào)開(kāi)始到分別供給各個(gè)返回電路40為止的時(shí)間,因測(cè)試模塊14而有所不同,則不能同步地控制多個(gè)測(cè)試模塊14??刂撇?2對(duì)多個(gè)返回電路40進(jìn)行控制并補(bǔ)償前述偏離,以使各個(gè)返回電路40輸出故障時(shí)序信號(hào)的時(shí)序變得大致相同。
在本實(shí)施例中,各個(gè)返回電路40具有被串聯(lián)的多個(gè)正反器42、返回用可變延遲電路34以及返回信號(hào)選擇部44。多個(gè)正反器42的各個(gè)正反器,接收故障時(shí)序信號(hào),并依據(jù)從基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234所分配的基準(zhǔn)時(shí)鐘脈沖,將故障時(shí)序信號(hào)依次交付給下一級(jí)的正反器。
返回信號(hào)選擇部44接收多個(gè)正反器42的各個(gè)正反器輸出的故障時(shí)序信號(hào),并選擇所接收的多個(gè)故障時(shí)序信號(hào)中的任意一個(gè)。然后,通過(guò)將所選擇的故障時(shí)序信號(hào),通過(guò)匯總電路46以及時(shí)序信號(hào)分配電路56供給到時(shí)序供給部60,而對(duì)向時(shí)序供給部60供給故障時(shí)序信號(hào)的時(shí)序進(jìn)行調(diào)整。
控制部12對(duì)多個(gè)返回電路40分別向各個(gè)時(shí)序供給部60供給的故障時(shí)序信號(hào)的相位進(jìn)行控制。在本實(shí)施例中,控制部12對(duì)返回信號(hào)選擇部44選擇多個(gè)故障時(shí)序信號(hào)中的任意一個(gè)進(jìn)行控制。在本實(shí)施例中,控制部12讀出多個(gè)正反器42所儲(chǔ)存的值,并檢測(cè)在任意一級(jí)的正反器使值產(chǎn)生變化。然后,依據(jù)所檢測(cè)的正反器的級(jí)數(shù)與各個(gè)返回電路40中的差異,以控制返回信號(hào)選擇部44選擇任意一個(gè)故障時(shí)序信號(hào)。
而且,返回用可變延遲電路34設(shè)置于測(cè)試模塊14和多個(gè)正反器42之間,使故障時(shí)序信號(hào)延遲并供給到多個(gè)正反器42??刂撇?2使返回用可變延遲電路34的延遲量依次變化,并對(duì)故障時(shí)序信號(hào)的值產(chǎn)生變化的時(shí)序,與多個(gè)正反器42的任意一個(gè)正反器取入故障時(shí)序信號(hào)值的時(shí)序變得大致相同的返回用可變延遲電路34的延遲量進(jìn)行檢測(cè),且將返回用可變延遲電路34的延遲量,設(shè)定為從檢測(cè)的延遲量偏離基準(zhǔn)時(shí)鐘脈沖的半周期的延遲量。
而且,當(dāng)對(duì)多個(gè)正反器(42、52、62)的各個(gè)正反器儲(chǔ)存的值進(jìn)行檢測(cè)時(shí),停止從基準(zhǔn)時(shí)鐘脈沖分配電路80所供給的基準(zhǔn)時(shí)鐘脈沖,并停止多個(gè)正反器(42、52、62)的工作為佳。在本實(shí)施例中,時(shí)鐘脈沖控制電路70向基準(zhǔn)時(shí)鐘脈沖分配電路80供給用于停止基準(zhǔn)時(shí)鐘脈沖的信號(hào)。
時(shí)鐘脈沖控制電路70具有正反器72、選擇部74、計(jì)數(shù)器76以及邏輯電路78。正反器72接收多個(gè)信號(hào)供給部30輸出的時(shí)序信號(hào),并供給選擇部74。選擇部74在從正反器72所接收的多個(gè)時(shí)序信號(hào)中,選擇進(jìn)行時(shí)序或相位的調(diào)整的信號(hào)供給部30所輸出的時(shí)序信號(hào),并供給到計(jì)數(shù)器76。計(jì)數(shù)器76在所接收的時(shí)序信號(hào)的值進(jìn)行變化的情況下,開(kāi)始基準(zhǔn)時(shí)鐘脈沖的計(jì)數(shù),并在形成一定的數(shù)目時(shí),向邏輯電路78輸出表示停止基準(zhǔn)時(shí)鐘脈沖的意思的信號(hào)。邏輯電路78將從計(jì)數(shù)器76所接收的信號(hào)供給到基準(zhǔn)時(shí)鐘脈沖分配電路80的與門電路84,并停止向信號(hào)供給部30所供給的基準(zhǔn)時(shí)鐘脈沖。
控制部12在計(jì)數(shù)器76設(shè)定一定的數(shù),并控制停止基準(zhǔn)時(shí)鐘脈沖的時(shí)序。例如,控制部12控制計(jì)數(shù)器76,以使多個(gè)正反器42中的設(shè)置于大致中央的正反器,檢測(cè)故障時(shí)序信號(hào)的值的變化。
而且,多個(gè)返回電路40通過(guò)匯總電路46、時(shí)序信號(hào)分配電路56以及時(shí)序供給部60,分別向各個(gè)測(cè)試模塊14供給故障時(shí)序信號(hào)。匯總電路46接收多個(gè)返回電路40輸出的故障時(shí)序信號(hào),并根據(jù)多個(gè)故障時(shí)序信號(hào)進(jìn)行多個(gè)種類的邏輯運(yùn)算,且將各個(gè)運(yùn)算結(jié)果分別供給時(shí)序信號(hào)分配電路56。時(shí)序信號(hào)分配電路56將所接收的運(yùn)算結(jié)果分別供給任意的一個(gè)或多個(gè)時(shí)序供給部60。對(duì)匯總電路46及時(shí)序信號(hào)分配電路56的構(gòu)成,將在后面的圖8及圖9中進(jìn)行說(shuō)明。
接著,對(duì)在使多個(gè)信號(hào)供給部30組合的情況下,各個(gè)信號(hào)供給部30所接收的基準(zhǔn)時(shí)鐘脈沖的相位的調(diào)整,利用圖3及圖8進(jìn)行說(shuō)明。在使多個(gè)信號(hào)供給部30組合的情況下,所組合的信號(hào)供給部30的任意一個(gè),作為依據(jù)基準(zhǔn)時(shí)鐘脈沖的相位,生成用于控制測(cè)試模塊14向電子元件200供給試驗(yàn)圖案的時(shí)序的第一時(shí)序信號(hào),并供給到測(cè)試模塊14所預(yù)先確定的一個(gè)或多個(gè)焊接腳的主信號(hào)供給部而發(fā)揮作用。而且,其它的信號(hào)供給部30,作為從主信號(hào)供給部接收基準(zhǔn)時(shí)鐘脈沖,并依據(jù)所接收的基準(zhǔn)時(shí)鐘脈沖,生成用于控制測(cè)試模塊14向電子元件200供給試驗(yàn)圖案的時(shí)序的第二時(shí)序信號(hào),且供給到測(cè)試模塊14的焊接腳中,與主信號(hào)供給部不同的一個(gè)或多個(gè)焊接腳的從信號(hào)供給部而發(fā)揮作用。在本實(shí)施例中,是對(duì)信號(hào)供給部30-1作為主信號(hào)供給部發(fā)揮作用,信號(hào)供給部30-2作為從信號(hào)供給部發(fā)揮作用的情況進(jìn)行說(shuō)明。
在各個(gè)信號(hào)供給部30中,如該信號(hào)供給部30作為從信號(hào)供給部30發(fā)揮作用,則具有用于使從主信號(hào)供給部30所接收的基準(zhǔn)時(shí)鐘脈沖延遲的相位調(diào)整電路50。相位調(diào)整電路50由基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234的第一分配點(diǎn)230被分配以基準(zhǔn)時(shí)鐘脈沖。此時(shí),在第一分配點(diǎn)230和相位調(diào)整電路50之間,設(shè)置有用于將基準(zhǔn)時(shí)鐘脈沖置換為周期比基準(zhǔn)時(shí)鐘脈沖足夠大的時(shí)鐘脈沖的時(shí)鐘脈沖置換電路為佳。
而且,各個(gè)信號(hào)供給部30在作為主信號(hào)供給部發(fā)揮作用的情況下,具有用于向從信號(hào)供給部供給基準(zhǔn)時(shí)鐘脈沖的正反器38。正反器38接收前述時(shí)鐘脈沖置換電路置換的基準(zhǔn)時(shí)鐘脈沖,并供給到從信號(hào)供給部。
而且,在各個(gè)信號(hào)供給部30作為從信號(hào)供給部發(fā)揮作用的情況下,相位調(diào)整電路50從主信號(hào)供給部的正反器38接收基準(zhǔn)時(shí)鐘脈沖。相位調(diào)整電路50調(diào)整所接收的基準(zhǔn)時(shí)鐘脈沖的相位,并供給到發(fā)生電路48。發(fā)生電路48根據(jù)時(shí)序信號(hào)分配電路56及時(shí)序供給部60所接收的基準(zhǔn)時(shí)鐘脈沖的相位,生成時(shí)序信號(hào)并供給到測(cè)試模塊14。這里,從信號(hào)供給部的相位調(diào)整電路50通過(guò)延遲從主信號(hào)供給部所接收的基準(zhǔn)時(shí)鐘脈沖,而使主信號(hào)供給部輸出第一時(shí)序信號(hào)的時(shí)序和從信號(hào)供給部輸出第二時(shí)序信號(hào)的時(shí)序大致相同。
圖8為相位調(diào)整電路50的構(gòu)成的一個(gè)實(shí)施例。相位調(diào)整電路50具有相位調(diào)整用可變延遲電路236、被串聯(lián)的多個(gè)正反器52、主從選擇部258及時(shí)鐘脈沖選擇部54。主從選擇部258選擇向多個(gè)正反器52供給使相位調(diào)整用可變延遲電路236延遲的基準(zhǔn)時(shí)鐘脈沖,或基準(zhǔn)時(shí)鐘脈沖生成部10生成并使基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36延遲的基準(zhǔn)時(shí)鐘脈沖的任意一個(gè)。
控制部12根據(jù)信號(hào)供給部30作為主信號(hào)供給部或從信號(hào)供給部的任意一個(gè)發(fā)揮作用,而控制主從選擇部258選擇任意一個(gè)基準(zhǔn)時(shí)鐘脈沖。也即,在信號(hào)供給部30作為主信號(hào)供給部發(fā)揮作用的情況下,主從選擇部258選擇使基準(zhǔn)時(shí)鐘脈沖用可變延遲電路36延遲的基準(zhǔn)時(shí)鐘脈沖,在作為從信號(hào)供給部發(fā)揮作用的情況下,主從選擇部258選擇使相位調(diào)整用可變延遲電路236延遲的基準(zhǔn)時(shí)鐘脈沖。
多個(gè)正反器52接收主從選擇部258所選擇的基準(zhǔn)時(shí)鐘脈沖,并依據(jù)基準(zhǔn)時(shí)鐘脈沖生成部10生成并從基準(zhǔn)時(shí)鐘脈沖通過(guò)路徑234被分配的基準(zhǔn)時(shí)鐘脈沖,將所接收的基準(zhǔn)時(shí)鐘脈沖依次交付。時(shí)鐘脈沖選擇部54接收多個(gè)正反器52的各個(gè)正反器輸出的基準(zhǔn)時(shí)鐘脈沖,并從所接收的多個(gè)前述基準(zhǔn)時(shí)鐘脈沖中選擇任意一個(gè),通過(guò)發(fā)生電路48、時(shí)序信號(hào)分配電路56以及時(shí)序供給部60,作為第二時(shí)序信號(hào)輸出。
控制部12對(duì)時(shí)鐘脈沖選擇部54選擇任意一個(gè)基準(zhǔn)時(shí)鐘脈沖進(jìn)行控制,并使主信號(hào)供給部輸出第一時(shí)序信號(hào)的時(shí)序和從信號(hào)供給部輸出第二時(shí)序信號(hào)的時(shí)序大致相同。例如,控制部12進(jìn)行控制使主信號(hào)供給部的時(shí)鐘脈沖選擇部54選擇預(yù)先所確定的正反器輸出的基準(zhǔn)時(shí)鐘脈沖,并使從信號(hào)供給部的時(shí)鐘脈沖選擇部54選擇任意一個(gè)基準(zhǔn)時(shí)鐘脈沖,且使主信號(hào)供給部輸出第一時(shí)序信號(hào)的時(shí)序,和從信號(hào)供給部輸出第二時(shí)序信號(hào)的時(shí)序大致相同。在這種情況下,控制部12使主信號(hào)供給部的時(shí)鐘脈沖選擇部54,選擇在被串聯(lián)的多個(gè)正反器52中,設(shè)置于大致中央的正反器輸出的基準(zhǔn)時(shí)鐘脈沖為佳。
利用這種控制,能夠?qū)σ蛟诙鄠€(gè)信號(hào)供給部30組合的情況下,各個(gè)信號(hào)供給部30所接收的基準(zhǔn)時(shí)鐘脈沖的相位的差異所造成的,第一時(shí)序信號(hào)被輸出的時(shí)序和第二時(shí)序信號(hào)被輸出的時(shí)序的誤差進(jìn)行調(diào)整。
而且,相位調(diào)整用可變延遲電路236使從主信號(hào)供給部所接收的基準(zhǔn)時(shí)鐘脈沖延遲,并供給到主從選擇部258??刂撇?2使相位調(diào)整用可變延遲電路236的延遲量依次變化,并對(duì)該基準(zhǔn)時(shí)鐘脈沖的值發(fā)生變化的時(shí)序,與多個(gè)正反器52的任意一個(gè)正反器取入基準(zhǔn)時(shí)鐘脈沖值的時(shí)序變得大致相等的相位調(diào)整用可變延遲電路326的延遲量進(jìn)行檢測(cè),且將相位調(diào)整用可變延遲電路236的延遲量設(shè)定為從檢測(cè)的延遲量偏離基準(zhǔn)時(shí)鐘脈沖的半周期的延遲量。相位調(diào)整用可變延遲電路236的設(shè)定,在時(shí)鐘脈沖選擇部54選擇的正反器級(jí)數(shù)的調(diào)整之前進(jìn)行為佳。
如上面在圖3~圖8中所說(shuō)明的,如利用本實(shí)施例中的試驗(yàn)裝置100,可進(jìn)行多個(gè)信號(hào)供給部30輸出時(shí)序信號(hào)的時(shí)序的調(diào)整、依據(jù)測(cè)試模塊14的特性的時(shí)序信號(hào)相位的調(diào)整、在使多個(gè)信號(hào)供給部30組合的情況下各個(gè)信號(hào)供給部所接收的基準(zhǔn)時(shí)鐘脈沖相位的調(diào)整,并可使多個(gè)測(cè)試模塊14同步進(jìn)行工作,精度良好地進(jìn)行電子元件200的試驗(yàn)。
圖9為發(fā)生電路48及時(shí)序信號(hào)分配電路56的構(gòu)成的一個(gè)實(shí)施例。發(fā)生電路48具有多個(gè)匯流排(120-1~120-8,以下統(tǒng)稱120)及運(yùn)算電路130。
多個(gè)匯流排120與控制部12的多臺(tái)主計(jì)算機(jī)對(duì)應(yīng)設(shè)置,并分別由對(duì)應(yīng)的主計(jì)算機(jī)被控制。匯流排120具有正反器122、分配電路124及多個(gè)正反器(126-1~126-64,以下統(tǒng)稱126)。
分配電路124具有64個(gè)輸出板,并將通過(guò)正反器122從控制部12所接收的速率信號(hào),依據(jù)從相位調(diào)整電路50所接收的基準(zhǔn)時(shí)鐘脈沖,從64個(gè)輸出板中的一個(gè)或多個(gè)輸出板輸出。而且,在分配電路124中,通過(guò)正反器122從控制部12,接收用于控制從任意一個(gè)輸出板輸出速率信號(hào)的控制信號(hào)。速率信號(hào)為例如表示H邏輯的信號(hào),通過(guò)使分配電路124輸出速率信號(hào)的輸出板,依據(jù)基準(zhǔn)時(shí)鐘脈沖依次變化,可生成相位不同的多個(gè)時(shí)序信號(hào)并輸出。例如,通過(guò)依據(jù)基準(zhǔn)時(shí)鐘脈沖,將分配電路124輸出速率信號(hào)的輸出板,從1到64依次進(jìn)行轉(zhuǎn)換,可生成相位鑒別力與基準(zhǔn)時(shí)鐘脈沖的周期相等的與相位不同的64種時(shí)序信號(hào)。而且,通過(guò)以所需的周期選擇各個(gè)輸出板,可生成任意周期的時(shí)序信號(hào)。例如,通過(guò)在多個(gè)匯流排120的每一個(gè),使選擇輸出板的周期變化,可在多個(gè)匯流排120的每一個(gè),生成周期不同的多個(gè)時(shí)序信號(hào)。選擇輸出板的周期,可通過(guò)變更從控制部12所接收的控制信號(hào)的周期,而輕松地進(jìn)行變更。
運(yùn)算電路130具有多個(gè)正反器(132-1~132-64,以下統(tǒng)稱132)、多個(gè)或門電路(134-1~134-64,以下統(tǒng)稱134)及多個(gè)正反器(136-1~136-64,以下統(tǒng)稱136)。
多個(gè)正反器132、多個(gè)或門電路134及多個(gè)正反器136與分配電路124的輸出板對(duì)應(yīng)設(shè)置,并接收對(duì)應(yīng)的輸出板所輸出的時(shí)序信號(hào)?;蜷T電路134接收多個(gè)匯流排120的各個(gè)分配電路124所分別對(duì)應(yīng)的輸出板所輸出的時(shí)序信號(hào),并輸出所接收的各個(gè)時(shí)序信號(hào)的邏輯和??刂撇?2對(duì)各個(gè)分配電路124進(jìn)行互斥控制,以避免多個(gè)分配電路124同時(shí)從同一輸出板輸出時(shí)序信號(hào)。例如,多臺(tái)主計(jì)算機(jī)被預(yù)先分配對(duì)分配電路124的1~64的輸出板中的任意一個(gè)輸出板進(jìn)行控制。而且,多臺(tái)主計(jì)算機(jī)在對(duì)應(yīng)的匯流排120的分配電路124中,從所分配的輸出板中依次選擇輸出時(shí)序信號(hào)的輸出板。而且,多個(gè)正反器136使各個(gè)時(shí)序信號(hào)同步,并供給到時(shí)序信號(hào)分配電路56。
時(shí)序信號(hào)分配電路56具有多個(gè)分配部(140-1~140-64,以下統(tǒng)稱140)、多個(gè)或門電路(150-1~150-96,以下統(tǒng)稱150)及多個(gè)正反器(152-1~152-96,以下統(tǒng)稱152)。
多個(gè)分配部140與分配電路124的多個(gè)輸出板對(duì)應(yīng)設(shè)置,并接收對(duì)應(yīng)的輸出板所輸出的時(shí)序信號(hào)。各個(gè)分配部140具有正反器142、分配器144、緩存器部146及多個(gè)與門電路(148-1~148-96,以下統(tǒng)稱148)。
分配器144通過(guò)正反器142接收時(shí)序信號(hào),并向多個(gè)與門電路148分別分配時(shí)序信號(hào)。多個(gè)與門電路148與多個(gè)時(shí)序供給部60對(duì)應(yīng)設(shè)置,并輸出所接收的時(shí)序信號(hào)和從緩存器部146所接收的信號(hào)的邏輯積。
在緩存器部146中,儲(chǔ)存有用于表示將該時(shí)序信號(hào)供給任意一個(gè)時(shí)序供給部60的命令數(shù)據(jù)。在本實(shí)施例中,緩存器部146儲(chǔ)存有各個(gè)位分別與多個(gè)時(shí)序供給部60的任意一個(gè)對(duì)應(yīng)的多位的命令數(shù)據(jù)。緩存器部146從控制部12接收該命令數(shù)據(jù)??刂撇?2在緩存器部146中儲(chǔ)存命令數(shù)據(jù),其中該命令數(shù)據(jù)將應(yīng)供給該時(shí)序信號(hào)的時(shí)序供給部60所對(duì)應(yīng)的位作為H邏輯。
而且,多個(gè)或門電路150與多個(gè)與門電路148對(duì)應(yīng)設(shè)置,并在多個(gè)分配部140中,輸出分別對(duì)應(yīng)的與門電路148所輸出的時(shí)序信號(hào)的邏輯積。控制部12在各個(gè)緩存器部146中儲(chǔ)存命令數(shù)據(jù),以在各個(gè)分配部140中,使與同一時(shí)序供給部60對(duì)應(yīng)的與門電路148不同時(shí)輸出時(shí)序信號(hào)。也即,在各個(gè)緩存器部146儲(chǔ)存的命令數(shù)據(jù)中,為了不使同一位同時(shí)表示H邏輯,而向各個(gè)內(nèi)存部146分別供給命令數(shù)據(jù)。
多個(gè)正反器152與多個(gè)或門電路150對(duì)應(yīng)設(shè)置,并使多個(gè)或門電路150輸出的時(shí)序信號(hào)同步,且供給到對(duì)應(yīng)的時(shí)序供給部60。
如上所述,如利用本發(fā)明中的發(fā)生電路48,能夠以與基準(zhǔn)時(shí)鐘脈沖的周期相等的鑒別力,生成相位及頻率可任意設(shè)定的時(shí)序信號(hào)。而且,如利用時(shí)序信號(hào)分配電路56,可任意選擇發(fā)生電路48所生成的多個(gè)時(shí)序信號(hào)中的任意一個(gè),并分別供給到各個(gè)時(shí)序供給部60。
圖10為匯總電路46及時(shí)序信號(hào)分配電路56的構(gòu)成的一個(gè)實(shí)施例。在本實(shí)施例中,時(shí)序信號(hào)分配電路56與圖9所說(shuō)明之時(shí)序信號(hào)分配電路56具有相同的構(gòu)成。
匯總電路46具有多個(gè)匯總部(160-1~160-64,以下統(tǒng)稱160)。多個(gè)匯總部160與多個(gè)分配部140對(duì)應(yīng)設(shè)置。各個(gè)匯總部160具有緩存器部162、多個(gè)與門電路(164-1~164-96,以下統(tǒng)稱164)、或門電路166及移位緩存器部168,并接收多個(gè)返回電路40輸出的故障時(shí)序信號(hào),且輸出多個(gè)故障時(shí)序信號(hào)中的兩個(gè)以上的故障時(shí)序信號(hào)的邏輯和。而且,多個(gè)分配部140與多個(gè)匯總部160對(duì)應(yīng)設(shè)置,并將對(duì)應(yīng)的匯總部160的運(yùn)算結(jié)果分配到多個(gè)測(cè)試模塊14。
多個(gè)與門電路164與多個(gè)返回電路40對(duì)應(yīng)設(shè)置,并接收對(duì)應(yīng)的返回電路40輸出的故障時(shí)序信號(hào)等。然后,輸出所接收的故障時(shí)序信號(hào)和從緩存器部162所接收的信號(hào)的邏輯積。然后,或門電路166輸出多個(gè)與門電路164所輸出的故障時(shí)序信號(hào)的邏輯和。
在緩存器部162中,儲(chǔ)存有用于表示使或門電路166輸出多個(gè)故障時(shí)序信號(hào)中的任意一個(gè)故障時(shí)序信號(hào)的命令數(shù)據(jù)。在本實(shí)施例中,緩存器部162儲(chǔ)存有各個(gè)位分別與多個(gè)返回電路40的任意一個(gè)對(duì)應(yīng)的多位的命令數(shù)據(jù)。緩存器部162從控制部12接收該命令數(shù)據(jù)??刂撇?2在緩存器部162中儲(chǔ)存命令數(shù)據(jù),其中該命令數(shù)據(jù)將與應(yīng)供給或門電路166的故障時(shí)序?qū)?yīng)的位作為H邏輯。
在本實(shí)施例中,控制部12將與各個(gè)分配部140的緩存器部146中儲(chǔ)存的命令數(shù)據(jù)相同的命令數(shù)據(jù),在各個(gè)分配部140所對(duì)應(yīng)的匯總部160的緩存器部162中進(jìn)行儲(chǔ)存。也即,控制部12在由緩存器部146儲(chǔ)存的命令數(shù)據(jù)被組化的多個(gè)測(cè)試模塊14的任意一個(gè)生成故障時(shí)序信號(hào)的情況下,將根據(jù)該故障時(shí)序信號(hào)的時(shí)序信號(hào)供給到該多個(gè)測(cè)試模塊14的全部。
而且,對(duì)應(yīng)的分配部140和匯總部160也可具有共同的緩存器。例如,匯總部160也可從對(duì)應(yīng)的分配部140的緩存器部146接收命令數(shù)據(jù)。以此,能夠降低試驗(yàn)裝置100的緩存器元件的數(shù)目。
圖11為多個(gè)匯總部160及多個(gè)分配部140在半導(dǎo)體基板(圖中未示出)上的配置實(shí)施例。圖11(a)~圖11(c)分別表示多個(gè)匯總部160及多個(gè)分配部140在半導(dǎo)體基板上的配置的一個(gè)實(shí)施例。
如圖11(a)所示,匯總部160及對(duì)應(yīng)的分配部140的多個(gè)組合,在半導(dǎo)體基板上并列設(shè)置。而且,匯總電路46還具有與多個(gè)匯總部160對(duì)應(yīng)設(shè)置的多個(gè)正反器(172-1~172-64,以下統(tǒng)稱為172)。多個(gè)正反器172將從返回電路40所接收的多個(gè)故障時(shí)序信號(hào),同步供給多個(gè)匯總電路46。
而且,時(shí)序信號(hào)分配電路56還具有與多個(gè)分配部140對(duì)應(yīng)設(shè)置的多個(gè)正反器(174-1~174-64,以下統(tǒng)稱174)。多個(gè)正反器174將從對(duì)應(yīng)的分配部140所接收的多個(gè)故障時(shí)序信號(hào),同步供給或門電路150。利用這種構(gòu)成,可使各匯總部160及分配部140的處理同步,進(jìn)行流水線處理。
而且,如圖11(b)所示,匯總電路46也可具有與多個(gè)匯總部160對(duì)應(yīng)設(shè)置的多個(gè)正反器(180-1~180-64,以下統(tǒng)稱180)。多個(gè)正反器180形成串聯(lián),并向分別對(duì)應(yīng)的匯總電路46依次供給故障時(shí)序信號(hào)。也即,分別向各個(gè)匯總電路46以不同的時(shí)序供給故障時(shí)序信號(hào)。
而且,如圖11(b)所示,也可取代或門電路150,而具有多個(gè)或門電路(250-2~250-64,以下統(tǒng)稱250)。多個(gè)或門電路250與多個(gè)分配部(140-2~140-64)對(duì)應(yīng)設(shè)置。各個(gè)或門電路250形成串聯(lián),且或門電路250-2輸出分配部140-1及分配部140-2輸出的故障時(shí)序信號(hào)的邏輯和。而且,其它的或門電路250輸出前一級(jí)的或門電路250輸出的邏輯和與對(duì)應(yīng)的分配部140輸出的故障時(shí)序信號(hào)的邏輯和。利用這種構(gòu)成,能夠降低多個(gè)匯總電路46及多個(gè)時(shí)序信號(hào)分配電路56的工作延遲。
而且,匯總部160及對(duì)應(yīng)的分配部140,在半導(dǎo)體基板上的第一方向上被串聯(lián)連接。而且,雖然在圖10中,緩存器部162及緩存器部146分別設(shè)置于匯總部160及分配部140上,但在本實(shí)施例中,共同的緩存器146被設(shè)置于外部。
多個(gè)緩存器部146與多個(gè)匯總部160及多個(gè)分配部140對(duì)應(yīng)設(shè)置,并將用于控制在匯總部160利用多個(gè)故障時(shí)序信號(hào)中的任意一個(gè)故障時(shí)序信號(hào)進(jìn)行邏輯運(yùn)算,及在分配部140向多個(gè)測(cè)試模塊14中的任意一個(gè)測(cè)試模塊14分配邏輯運(yùn)算結(jié)果的多位的控制信號(hào),供給對(duì)應(yīng)的匯總部160及分配部140。如圖11(b)所示,各個(gè)緩存器部146與對(duì)應(yīng)的匯總部160及分配部140,在第一方向上連接為佳。
而且,如圖11(c)所示,在半導(dǎo)體基板上,使連接匯總部160和測(cè)試模塊14的配線,也即連接匯總部160和返回電路40的配線中的至少一部分,沿與第一方向垂直的第二方向設(shè)置為佳。而且,在半導(dǎo)體基板上,使連接分配部140和測(cè)試模塊14的配線,也即連接分配部140和時(shí)序供給部60的配線中的至少一部分,沿與第一方向垂直的第二方向設(shè)置為佳。
利用這種構(gòu)成,能夠防止需要多根信號(hào)線的配線沿半導(dǎo)體基板上的橫方向或縱方向產(chǎn)生偏斜。在半導(dǎo)體基板上,同一方向的信號(hào)線數(shù)目雖然不能制造到一定數(shù)目以上,但如利用本發(fā)明的構(gòu)成,則可沿橫方向及縱方向效率良好地分配信號(hào)線。
圖12為多個(gè)正反器部(186-1~186-7,以下統(tǒng)稱186)及多個(gè)選擇部(188-1~188-7,以下統(tǒng)稱188)的構(gòu)成的一個(gè)實(shí)施例。關(guān)于圖3所說(shuō)明的多個(gè)正反器(42、52、62),可分別與圖12中所說(shuō)明的多個(gè)正反器186具有相同的構(gòu)成,而關(guān)于圖3所說(shuō)明的時(shí)鐘脈沖選擇部54、返回信號(hào)選擇部44及時(shí)序信號(hào)選擇部64,可分別與圖12中所說(shuō)明的多個(gè)選擇部188具有相同的構(gòu)成。
多個(gè)正反器部186形成串聯(lián),且各個(gè)正反器部186具有被串聯(lián)的正反器。正反器部186接收被輸入的基準(zhǔn)時(shí)鐘脈沖、時(shí)序信號(hào)、故障時(shí)序信號(hào)等,而被串聯(lián)的正反器依據(jù)基準(zhǔn)時(shí)鐘脈沖,將所接收的信號(hào)依次交付給下一級(jí)的正反器。
而且,各個(gè)正反器部186中的正反器的串聯(lián)數(shù)不同為佳。例如各個(gè)正反器部186-m具有2m-1級(jí)串聯(lián)的正反器。而且,多個(gè)選擇部188與多個(gè)正反器部186對(duì)應(yīng)設(shè)置,并選擇被輸入對(duì)應(yīng)的正反器部186的信號(hào),或?qū)?yīng)的正反器部186所輸出的信號(hào)的任意一個(gè),供給到下一級(jí)的正反器部186。各個(gè)選擇部188選擇任意一個(gè)信號(hào),由控制部12進(jìn)行控制。利用這種構(gòu)成可輕松地進(jìn)行控制,以使基準(zhǔn)時(shí)鐘脈沖、時(shí)序信號(hào)、故障時(shí)序信號(hào)等通過(guò)所需數(shù)目的正反器。
而且,返回電路40、相位調(diào)整電路50及時(shí)序供給部60,還具有用于讀出多個(gè)正反器(42、52、62)的各個(gè)正反器所儲(chǔ)存的值的裝置為佳。例如,如圖12所示,也可還具有多個(gè)與門電路190。多個(gè)與門電路190分別接收各個(gè)正反器所儲(chǔ)存的值,并依據(jù)從控制部12所接收的控制信號(hào),向控制部12供給各個(gè)正反器所儲(chǔ)存的值。
圖13為在控制部12中所設(shè)置的、用于控制多個(gè)緩存器部146的寫(xiě)入控制電路的構(gòu)成的一個(gè)實(shí)施例。寫(xiě)入控制電路包括多個(gè)要求信號(hào)儲(chǔ)存部(212-1~212-8,以下統(tǒng)稱212)、選擇器202、正反器206、多個(gè)正反器(208-1~208-4)、多個(gè)與門電路210、計(jì)數(shù)器222、復(fù)位部228、與門電路216及寫(xiě)入部204。
選擇器202可接收設(shè)置有在控制部12中所設(shè)置的多臺(tái)主計(jì)算機(jī)的內(nèi)部時(shí)鐘脈沖(CLKA~CLKH),并選擇任意一個(gè)內(nèi)部時(shí)鐘脈沖而輸出。在選擇器202中,從正反器206接收選擇控制信號(hào),并依據(jù)選擇控制信號(hào)而選擇任意一個(gè)時(shí)鐘脈沖。
正反器206接收選擇控制信號(hào),并依據(jù)所輸入的時(shí)鐘脈沖向選擇器202供給選擇控制信號(hào)。選擇控制信號(hào)為用于控制在從主計(jì)算機(jī)向選擇器202所交付的內(nèi)部時(shí)鐘脈沖中選擇任意一個(gè)的信號(hào)。
多個(gè)要求信號(hào)儲(chǔ)存部212與多臺(tái)主計(jì)算機(jī)對(duì)應(yīng)設(shè)置,并儲(chǔ)存來(lái)自對(duì)應(yīng)主計(jì)算機(jī)的寫(xiě)入要求信號(hào)。在本實(shí)施例中,所說(shuō)的寫(xiě)入要求信號(hào),為用于表示改寫(xiě)任意一個(gè)緩存器部146的命令數(shù)據(jù)的意思的H邏輯的信號(hào)。各個(gè)要求信號(hào)儲(chǔ)存部212通過(guò)多個(gè)正反器208與與門電路210接收寫(xiě)入要求信號(hào)。多個(gè)正反器(208-1~208-3)除去寫(xiě)入要求信號(hào)的所謂的介穩(wěn)態(tài)。
而且,正反器208-4與與門電路210是為了從所接收的寫(xiě)入控制信號(hào)的上升邊邊緣,只以微小時(shí)間的期間,將寫(xiě)入控制信號(hào)供給到對(duì)應(yīng)的要求信號(hào)儲(chǔ)存部212而設(shè)置的。
主選擇部214依次選擇多個(gè)要求信號(hào)儲(chǔ)存部212,并接收、輸出所選擇的要求信號(hào)儲(chǔ)存部212儲(chǔ)存的儲(chǔ)存數(shù)據(jù)。計(jì)數(shù)器222依次生成用于表示多個(gè)要求信號(hào)儲(chǔ)存部212的多個(gè)主特定信號(hào),并供給到主選擇部214,而主選擇部214依次選擇由依次接收的主特定信號(hào)所特定的要求信號(hào)儲(chǔ)存部212。計(jì)數(shù)器222依次生成從例如零開(kāi)始到多個(gè)要求信號(hào)儲(chǔ)存部212的數(shù)目的兩倍的數(shù)為止的二進(jìn)位數(shù),并將從生成的二進(jìn)位數(shù)中除去最低位的數(shù)據(jù),作為主特定信號(hào)輸出。在本實(shí)施例中,寫(xiě)入控制電路包括8個(gè)要求信號(hào)儲(chǔ)存部212,而計(jì)數(shù)器222按升序依次生成0000~1111的二進(jìn)位數(shù)。
而且,主選擇部214從各臺(tái)主計(jì)算機(jī),接收應(yīng)與寫(xiě)入要求信號(hào)對(duì)應(yīng)寫(xiě)入的命令數(shù)據(jù)(CS_ST1~CS_ST8)、特定用于寫(xiě)入命令數(shù)據(jù)的緩存器部146的緩存器部特定數(shù)據(jù)(WDT_ST1~WDT_ST8),并將從選擇的要求信號(hào)儲(chǔ)存部212所對(duì)應(yīng)的主計(jì)算機(jī)接收的命令數(shù)據(jù)及緩存器部特定數(shù)據(jù),供給到寫(xiě)入部204。
寫(xiě)入部204接收主選擇部214輸出的儲(chǔ)存數(shù)據(jù)、應(yīng)寫(xiě)入緩存器部146中的命令數(shù)據(jù)、及用于特定應(yīng)寫(xiě)入命令數(shù)據(jù)的緩存器部146的緩存器部特定數(shù)據(jù),并在所接收的儲(chǔ)存數(shù)據(jù)為寫(xiě)入要求信號(hào)的情況下,將命令數(shù)據(jù)寫(xiě)入由緩存器部特定數(shù)據(jù)所特定的緩存器部146中。寫(xiě)入部204具有正反器218及正反器220。正反器218向由緩存器部特定數(shù)據(jù)所特定的緩存器部146供給命令數(shù)據(jù),而正反器220輸出允許向緩存器部146的寫(xiě)入的允許寫(xiě)入信號(hào)。
復(fù)位部228在主選擇部214所接收的儲(chǔ)存數(shù)據(jù),為寫(xiě)入要求信號(hào)的情況下,使主選擇部214所選擇的要求信號(hào)儲(chǔ)存部212儲(chǔ)存的寫(xiě)入要求信號(hào)復(fù)位。例如,復(fù)位部228接收多個(gè)要求信號(hào)儲(chǔ)存部212儲(chǔ)存的多個(gè)儲(chǔ)存數(shù)據(jù)、及計(jì)數(shù)器部生成的主特定信號(hào),并在依據(jù)主特定信號(hào)的要求信號(hào)儲(chǔ)存部212所儲(chǔ)存的儲(chǔ)存數(shù)據(jù)為寫(xiě)入要求信號(hào)的情況下,使主特定信號(hào)所特定的要求信號(hào)儲(chǔ)存部212儲(chǔ)存的寫(xiě)入要求信號(hào)復(fù)位。
復(fù)位部228具有選擇器224與與門電路226。選擇器224接收將多個(gè)要求信號(hào)儲(chǔ)存部212儲(chǔ)存的儲(chǔ)存數(shù)據(jù)形成各個(gè)位的8位的信號(hào),當(dāng)在接收的信號(hào)中,由主特定信號(hào)所特定的位為H邏輯時(shí),向與門電路226供給只將該位形成H邏輯的復(fù)位信號(hào)。與門電路226接收計(jì)數(shù)器222生成的二進(jìn)位數(shù)的最低位,并在計(jì)數(shù)器222生成的二進(jìn)位數(shù)的最低位為H邏輯的情況下,向要求信號(hào)儲(chǔ)存部212供給復(fù)位信號(hào),且將依據(jù)表示H邏輯的復(fù)位信號(hào)的位的位置要求信號(hào)儲(chǔ)存部212進(jìn)行復(fù)位。
而且,與門電路216在計(jì)數(shù)器222生成的二進(jìn)位數(shù)的最低位表示H邏輯的情況下,向?qū)懭氩?04的正反器220供給主選擇部214輸出的儲(chǔ)存數(shù)據(jù)。
如利用本實(shí)施例中的寫(xiě)入控制電路,可效率良好地改寫(xiě)各個(gè)緩存器部146的命令數(shù)據(jù)。而且,由于可由多臺(tái)主計(jì)算機(jī)的任意一臺(tái)改寫(xiě)緩存器部146的命令數(shù)據(jù),所以可利用多臺(tái)主計(jì)算機(jī)而共同使用緩存器部146。例如,可在每次試驗(yàn)時(shí),將各個(gè)緩存器部146分別由任意一臺(tái)主計(jì)算機(jī)使用進(jìn)行分配,并可減少試驗(yàn)裝置100的緩存器元件的數(shù)目。
以上,利用實(shí)施例對(duì)本發(fā)明進(jìn)行了說(shuō)明,但本發(fā)明的技術(shù)范圍并不限定于上述實(shí)施例所記述的范圍。在上述實(shí)施例上可加以多種多樣的變更或改進(jìn),這對(duì)所屬技術(shù)領(lǐng)域的技術(shù)人員是很清楚的。由權(quán)利要求的說(shuō)明可知,那種加以變更或改進(jìn)的形態(tài)也可包含于本發(fā)明的技術(shù)范圍中。
產(chǎn)業(yè)利用可能性如利用本發(fā)明,可使匯總部及分配部的處理同步,進(jìn)行流水線處理。而且,可防止需要多根信號(hào)線的配線,沿半導(dǎo)體基板上的橫方向或縱方向偏斜。
權(quán)利要求
1.一種試驗(yàn)裝置,用于試驗(yàn)電子元件,其特征是該試驗(yàn)裝置包括多個(gè)測(cè)試模塊,進(jìn)行與該電子元件的信號(hào)授受;多個(gè)返回電路,與上述這些測(cè)試模塊對(duì)應(yīng)設(shè)置,并接收用于表示在該電子元件輸出的輸出圖案上產(chǎn)生故障的時(shí)序的多個(gè)故障時(shí)序信號(hào);多個(gè)匯總部,接收上述這些返回電路輸出的上述這些故障時(shí)序信號(hào),并計(jì)算上述這些故障時(shí)序信號(hào)中的一個(gè)以上的上述這些故障時(shí)序信號(hào)的邏輯和,且輸出1位的信號(hào);以及多個(gè)分配部,與上述這些匯總部對(duì)應(yīng)設(shè)置,并將對(duì)應(yīng)的上述這些匯總部的運(yùn)算結(jié)果分配到上述這些測(cè)試模塊。
2.根據(jù)權(quán)利要求1所述的試驗(yàn)裝置,其特征是還包括多個(gè)正反器,與上述這些匯總部對(duì)應(yīng)設(shè)置,且上述這些正反器為串聯(lián),以接收上述這些返回電路輸出的上述這些故障時(shí)序信號(hào),并將接收的上述這些故障時(shí)序信號(hào)依次供給下一級(jí)的上述這些正反器,每一個(gè)上述這些正反器分別向?qū)?yīng)的上述這些匯總部供給上述這些故障時(shí)序信號(hào)。
3.根據(jù)權(quán)利要求2所述的試驗(yàn)裝置,其特征是還包括多個(gè)緩存器部,與上述這些匯總部及上述這些分配部對(duì)應(yīng)設(shè)置,并將用于控制在上述這些匯總部中利用上述這些故障時(shí)序信號(hào)中的任意一個(gè)上述這些故障時(shí)序信號(hào)進(jìn)行上述這些邏輯運(yùn)算,及在上述這些分配部中向上述這些測(cè)試模塊中的任意一個(gè)上述這些測(cè)試模塊分配上述這些邏輯運(yùn)算結(jié)果的多位的控制信號(hào),供給對(duì)應(yīng)的上述這些匯總部及上述這些分配部。
4.根據(jù)權(quán)利要求3所述的試驗(yàn)裝置,其特征是還包括半導(dǎo)體基板,設(shè)置有上述這些匯總部及上述這些分配部,將上述這些匯總部及對(duì)應(yīng)的上述這些分配部的多個(gè)組合,并列設(shè)置在該半導(dǎo)體基板上。
5.根據(jù)權(quán)利要求4所述的試驗(yàn)裝置,其特征是上述這些緩存器部設(shè)置在該半導(dǎo)體基板上;上述這些匯總部及對(duì)應(yīng)的上述這些分配部在該半導(dǎo)體基板上的第一方向上串聯(lián)連接;以及每一個(gè)上述這些緩存器部和對(duì)應(yīng)的上述這些匯總部及上述這些分配部,在該第一方向上被連接。
6.根據(jù)權(quán)利要求5所述的試驗(yàn)裝置,其特征是在該半導(dǎo)體基板上,連接上述這些匯總部和上述這些測(cè)試模塊的配線中的至少一部分,為沿著與該第一方向垂直的第二方向設(shè)置。
7.根據(jù)權(quán)利要求5所述的試驗(yàn)裝置,其特征是在該半導(dǎo)體基板上,連接上述這些分配部和上述這些測(cè)試模塊的配線中的至少一部分,為沿著與該第一方向垂直的第二方向設(shè)置。
全文摘要
本發(fā)明提供一種試驗(yàn)裝置,用于試驗(yàn)電子元件,此試驗(yàn)裝置包括多個(gè)測(cè)試模塊、多個(gè)返回電路、多個(gè)匯總部與多個(gè)分配部。其中,測(cè)試模塊進(jìn)行電子元件和信號(hào)的授受。返回電路與測(cè)試模塊對(duì)應(yīng)設(shè)置,并接收用于表示在電子元件輸出的輸出圖案上產(chǎn)生故障的時(shí)序的故障時(shí)序信號(hào)。匯總部接收返回電路輸出的故障時(shí)序信號(hào),并計(jì)算故障時(shí)序信號(hào)中的一個(gè)以上的故障時(shí)序信號(hào)的邏輯和,且輸出1位的信號(hào)。分配部與匯總部對(duì)應(yīng)設(shè)置,并將對(duì)應(yīng)的匯總部的運(yùn)算結(jié)果分配到測(cè)試模塊。
文檔編號(hào)G01R31/319GK1846140SQ20048002525
公開(kāi)日2006年10月11日 申請(qǐng)日期2004年9月1日 優(yōu)先權(quán)日2003年9月3日
發(fā)明者谷浩一 申請(qǐng)人:愛(ài)德萬(wàn)測(cè)試株式會(huì)社