),而加快了開關(guān)單元173b下拉柵極信號G_b⑴的電壓電平的速度。
[0095]請參照圖6,圖6是依據(jù)本發(fā)明又一實施例所繪示的移位寄存器的電路示意圖,如圖6所示,移位寄存器SR’ (i)包含驅(qū)動模塊21a、第一下拉模塊23a、下拉單元271a、開關(guān)單元273a及預(yù)充單元275a。移位寄存器SR’ (i+2)包含驅(qū)動模塊21b、第一下拉模塊23b、下拉單元271b、開關(guān)單元273b及預(yù)充單元275b。驅(qū)動模塊21a具有驅(qū)動開關(guān)T21a及電容Cla’。驅(qū)動模塊21b具有驅(qū)動開關(guān)T21b及電容Clb’。下拉單元271a用以依據(jù)移位寄存器SR’ (i+2)的柵極信號G’(i+2),將控制信號Q’⑴的電壓電平調(diào)整為參考電壓VSS’。開關(guān)單元273a用以依據(jù)節(jié)點A的電壓電平,將柵極信號G’ (i)的電壓電平調(diào)整為時鐘信號HC’ (i)的電壓電平。預(yù)充單元275a的第一端及控制端電性連接至驅(qū)動開關(guān)T21a的第二端,用以依據(jù)柵極信號G’⑴的電壓電平調(diào)整節(jié)點A的電壓電平。
[0096]移位寄存器SR’ (i+2)的驅(qū)動開關(guān)T21b可作為移位寄存器SR’ (i)的加速單元。當(dāng)移位寄存器SR’ (i+2)的驅(qū)動開關(guān)T21b的第一端所接收的時鐘信號HC’ (i+2)變化時,時鐘信號HC’ (i+2)的電壓電平將耦合至節(jié)點A的電壓電平,而使得節(jié)點A的電壓電平提升,而驅(qū)動開關(guān)單元273a將柵極信號G’ (i)的電壓電平下拉至?xí)r鐘信號HC’ (i)的電壓電平。移位寄存器SR’ (i+2)的下拉單元271b可作移位寄存器SR’ (i)的重置單元。下拉單元271b用以依據(jù)移位寄存器SR’ (i+4)的柵極信號G’ (i+4)的電壓電平,將節(jié)點A的電壓電平調(diào)整至參考電壓VSS’。
[0097]在本實施例中,節(jié)點A的電壓電平等于移位寄存器SR’ (i)的第二下拉信號F’ (i+2)的電壓電平。并且,由于移位寄存器SR’ (i)以移位寄存器SR’ (i+2)的驅(qū)動開關(guān)T21b作為移位寄存器SR’ (i)的加速單元,以移位寄存器SR’ (i+2)的下拉單元271b可作移位寄存器SR’ (i)的重置單元,因此節(jié)點A的電壓電平實質(zhì)上等同于移位寄存器SR’ (i+2)的控制信號Q’ (i+2)的電壓電平,從而使得移位寄存器SR’ (i+2)可以依據(jù)節(jié)點A的電壓電平,而產(chǎn)生移位寄存器SR’ (i+2)的第二下拉信號F’(i+4),并在第二下拉信號F’ (i+4)二次提升電壓電平時,移位寄存器SR’ (i+2)的開關(guān)273b單元可以加速地下拉柵極信號G’ (i+2)的電壓電平。藉由此種電路結(jié)構(gòu),移位寄存器SR’ (i+2)的第二下拉信號F’ (i+4)也可作為移位寄存器SR’ (i+4)的控制信號Q’ (i+4)的電壓電平。
[0098]換句話說,以移位寄存器SR’⑴的角度來看,移位寄存器SR’ (i+2)的驅(qū)動開關(guān)T21b的作用等同于移位寄存器SR’ (i)的加速單元,也就是如同圖2實施例中的晶體管開關(guān)T72。移位寄存器SR’ (i+2)的下拉單元271b的作用等同于移位寄存器SR’ (i)的重置單元,也就是如同圖2實施例中的晶體管開關(guān)T73。下拉單元271a、開關(guān)單元273a、預(yù)充單元275a、驅(qū)動開關(guān)T21b及下拉單元271b可以說是移位寄存器SR’ (i)的第二下拉模塊。
[0099]綜合以上所述,本發(fā)明提供一種移位寄存電路,利用預(yù)充單元調(diào)整第二下拉信號的電壓電平,以及加速單元將后兩級移位寄存器的柵極信號或時鐘信號的電壓電平變化耦合至第二下拉信號,使得開關(guān)單元可以依據(jù)第二下拉信號的電壓電平,加速地將柵極信號的電壓電平下拉至低電壓電平,藉以降低開關(guān)單元受到漏電流的影響,改善開關(guān)單元下拉速度變慢的問題,從而提升顯示畫面的質(zhì)量。
[0100]雖然本發(fā)明以前述的實施例公開如上,然其并非用以限定本發(fā)明。在不脫離本發(fā)明的精神和范圍內(nèi),所為的更動與潤飾,均屬本發(fā)明的專利保護(hù)范圍。關(guān)于本發(fā)明所界定的保護(hù)范圍請參考所附的權(quán)利要求書。
【主權(quán)項】
1.一種適于薄膜晶體管技術(shù)的移位寄存電路,該移位寄存電路包含多個移位寄存器,其中第i個移位寄存器與第(1-2)個移位寄存器、第(i+2)個移位寄存器以及第(i+4)個移位寄存器電性連接,i為正整數(shù),該第i個移位寄存器包含: 驅(qū)動模塊,用以依據(jù)控制信號,將柵極信號的電壓電平調(diào)整至?xí)r鐘信號的電壓電平; 第一下拉模塊,電性連接至該驅(qū)動模塊,用以依據(jù)該控制信號與至少一下拉指令,將該控制信號的電壓電平與該柵極信號的電壓電平調(diào)整至參考電壓; 控制模塊,電性連接至該驅(qū)動模塊,用以依據(jù)起始信號的電壓電平,調(diào)整該控制信號的電壓電平;以及 第二下拉模塊,包含: 下拉單元,用以依據(jù)該第(i+2)個移位寄存器的柵極信號,將該控制信號的電壓電平調(diào)整為該參考電壓; 開關(guān)單元,用以依據(jù)第二下拉信號將該柵極信號的電壓電平調(diào)整為該時鐘信號的電壓電平; 預(yù)充單元,電性連接至該驅(qū)動模塊,用以依據(jù)該柵極信號的電壓電平調(diào)整該第二下拉信號的電壓電平; 加速單元,用以將該第(i+2)個移位寄存器的柵極信號的電壓電平變化耦合至該第二下拉信號;以及 重置單元,用以依據(jù)該第(i+4)個移位寄存器的柵極信號的電壓電平將該第二下拉信號的電壓電平調(diào)整至該參考電壓。2.如權(quán)利要求1所述的移位寄存電路,其中該起始信號關(guān)聯(lián)于這些移位寄存器中第(1-2)個移位寄存器的柵極信號或該第(1-2)個移位寄存器的起始信號。3.如權(quán)利要求1所述的移位寄存電路,其中該預(yù)充單元是晶體管開關(guān),該晶體管開關(guān)包含: 第一端用以接收該起始信號; 控制端電性連接至該第一端;以及 第二端電性連接至該開關(guān)單元,當(dāng)該起始信號的電壓電平為高電壓時,該第二下拉信號的電壓電平被該晶體管開關(guān)提高。4.如權(quán)利要求1所述的移位寄存電路,其中該加速單兀是晶體管開關(guān),該晶體管開關(guān)包含: 第一端用以接收加速信號,該加速信號關(guān)聯(lián)于該第(i+2)個移位寄存器的時鐘信號; 控制端電性連接于該開關(guān)單元,用以接收該第二下拉信號;以及 弟~*立而O5.如權(quán)利要求4所述的移位寄存電路,還包含電容電性連接于該晶體管開關(guān)的第二端與該晶體管開關(guān)的控制端之間。6.如權(quán)利要求1所述的移位寄存電路,其中該驅(qū)動模塊包含驅(qū)動開關(guān),該驅(qū)動開關(guān)的第一端用以接收該時鐘信號,該驅(qū)動開關(guān)的第二端用以輸出該柵極信號,該驅(qū)動開關(guān)的第一端與該驅(qū)動開關(guān)的第二端之間的電流路徑選擇性地依據(jù)該驅(qū)動開關(guān)的控制端所接收的該控制信號的電壓電平而被建立。7.如權(quán)利要求6所述的移位寄存電路,其中該驅(qū)動開關(guān)的通道寬長比大于等于該開關(guān)單元的通道寬長比。8.如權(quán)利要求6所述的移位寄存電路,其中該驅(qū)動模塊還包含電容電性連接于該驅(qū)動開關(guān)的控制端與該驅(qū)動開關(guān)的第二端之間。9.如權(quán)利要求1項至第8項其中之一所述的移位寄存電路,其中該第i個移位寄存器中的晶體管開關(guān)類型均相同。
【專利摘要】一種移位寄存電路,包含多個移位寄存器。第i個移位寄存器包含驅(qū)動模塊、第一下拉模塊、控制模塊及第二下拉模塊,其中第二下拉模塊包含下拉單元、開關(guān)單元、預(yù)充單元、加速單元及重置單元。下拉單元依據(jù)第(i+2)個移位寄存器的柵極信號,將控制信號的電壓電平調(diào)整為參考電壓。開關(guān)單元依據(jù)第二下拉信號調(diào)整柵極信號的電壓電平。預(yù)充單元依據(jù)柵極信號調(diào)整第二下拉信號的電壓電平。加速單元將第(i+2)個移位寄存器的柵極信號的電壓電平變化耦合至第二下拉信號。重置單元依據(jù)第(i+4)個移位寄存器的柵極信號將第二下拉信號的電壓電平調(diào)整至參考電壓。
【IPC分類】G09G3/20, G11C19/28
【公開號】CN104992656
【申請?zhí)枴緾N201510445793
【發(fā)明人】林煒力, 董哲維, 陳衍廷
【申請人】友達(dá)光電股份有限公司
【公開日】2015年10月21日
【申請日】2015年7月27日