接式背光單元或者邊緣式背光單元。背光單元的光源可包括選自由熱陰極熒光燈(HCFL)、冷陰極熒光燈(CCFL)、外部電極熒光燈(EEFL)、發(fā)光二極管(LED)、以及有機(jī)發(fā)光二極管(OLED)構(gòu)成的組的任意一種光源或者兩種以上光源。
[0034]掃描驅(qū)動(dòng)器10在定時(shí)控制器30的控制下將掃描信號(hào)供應(yīng)至顯示面板DIS的掃描線Gl至Gn。掃描驅(qū)動(dòng)器10可通過將掃描信號(hào)順次供應(yīng)至掃描線Gl至Gn來選擇被提供數(shù)據(jù)電壓的像素P。掃描驅(qū)動(dòng)器10的一部分形成在顯示面板DIS的非顯示區(qū)域NDA中,而掃描驅(qū)動(dòng)器10的其余部分則形成在顯示面板DIS的顯示區(qū)域DA的第一區(qū)域Al中。
[0035]掃描驅(qū)動(dòng)器10包括順次產(chǎn)生輸出信號(hào)的移位寄存器。如圖3所示,掃描驅(qū)動(dòng)器10的移位寄存器可包括通過級(jí)聯(lián)接合(cascade joint)而連接的多個(gè)級(jí)STl至STn以及虛擬級(jí)STn+Ι。第一級(jí)STl至第η個(gè)級(jí)STn將掃描信號(hào)順次輸出至第一條掃描線Gl至第η條掃描線Gn。
[0036]如圖3所示,各級(jí)ST1、ST2、…、STn中的每個(gè)均可包括第一子級(jí)SUBl和第二子級(jí)SUB2。第一子級(jí)SUBl形成在顯示面板DIS的非顯示區(qū)域NDA中,而第二子級(jí)SUB2形成在顯示面板DIS的顯示區(qū)域DA的第一區(qū)域Al中。此處,第二子級(jí)SUB2可被設(shè)置在第一區(qū)域Al的像素P之間。例如,如圖3所示,第二子級(jí)SUB2可被設(shè)置在第一區(qū)域Al中的連接至第j條(j是滿足下列等式的自然數(shù),I ^ j ^ η)掃描線的像素與連接至鄰近于第j條掃描線的第j-Ι條掃描線或者第j+ι條掃描線的像素之間。各級(jí)中的一組第一子級(jí)可被稱為掃描驅(qū)動(dòng)器10的第一部分,并且各級(jí)中的一組第二子級(jí)可被稱為掃描驅(qū)動(dòng)器10的第二部分。
[0037]第一子級(jí)SUBl從定時(shí)控制器30接收柵極啟動(dòng)信號(hào)GST或者前級(jí)的進(jìn)位信號(hào)、后級(jí)的進(jìn)位信號(hào)、以及時(shí)鐘信號(hào)并且將掃描信號(hào)輸出至掃描線。第二子級(jí)SUB2電連接至第一子級(jí)SUB1。第二子級(jí)SUB2可包括至少一個(gè)晶體管或者諸如二極管的一個(gè)有源元件。例如,第二子級(jí)SUB2可利用晶體管或者有源元件將掃描線放電至柵極關(guān)斷電壓(gate offvoltage) ο柵極關(guān)斷電壓是各個(gè)像素P中包括的開關(guān)晶體管的截止電壓。將參考圖4詳細(xì)描述第一子級(jí)SUBl和第二子級(jí)SUB2。
[0038]為便于描述,圖3示出了掃描驅(qū)動(dòng)器10形成在位于顯示面板DIS的一側(cè)的非顯示區(qū)域NDA中,但是,本發(fā)明并不限于此。即,掃描驅(qū)動(dòng)器10可形成在位于顯示面板DIS的兩偵_非顯示區(qū)域NDA中。在這種情況下,掃描驅(qū)動(dòng)器10的奇數(shù)級(jí)ST1、ST3、…、STn-1可形成在位于顯示面板DIS的一側(cè)的非顯示區(qū)域NDA中,而偶數(shù)級(jí)ST2、ST4、…、STn可形成在位于顯示面板DIS的另一側(cè)的非顯示區(qū)域NDA中。
[0039]數(shù)據(jù)驅(qū)動(dòng)器20包括至少一個(gè)源驅(qū)動(dòng)1C。源驅(qū)動(dòng)IC將從定時(shí)控制器30輸入的數(shù)字圖像數(shù)據(jù)(DATA)轉(zhuǎn)換成正/負(fù)γ校正電壓并且由此產(chǎn)生正/負(fù)模擬數(shù)據(jù)電壓。從源驅(qū)動(dòng)IC輸出的正/負(fù)模擬數(shù)據(jù)電壓被供應(yīng)至顯示面板DIS的數(shù)據(jù)線Dl至Dm。
[0040]定時(shí)控制器30從主機(jī)系統(tǒng)(未示出)接收數(shù)字圖像數(shù)據(jù)(DATA)和定時(shí)信號(hào)。數(shù)字圖像數(shù)據(jù)(DATA)是具有灰度級(jí)值的數(shù)字?jǐn)?shù)據(jù)。定時(shí)信號(hào)可包括水平同步信號(hào)、垂直同步信號(hào)、數(shù)據(jù)使能信號(hào)、點(diǎn)時(shí)鐘等。
[0041]定時(shí)控制器30基于定時(shí)信號(hào)產(chǎn)生用于控制掃描驅(qū)動(dòng)器10的操作定時(shí)的掃描控制信號(hào)和用于控制數(shù)據(jù)驅(qū)動(dòng)器20的操作定時(shí)的數(shù)據(jù)控制信號(hào)DCS。掃描控制信號(hào)包括柵極啟動(dòng)信號(hào)、時(shí)鐘信號(hào)等。柵極啟動(dòng)信號(hào)是控制第一級(jí)STl的掃描信號(hào)的輸出的信號(hào)。當(dāng)柵極啟動(dòng)信號(hào)被輸入至第一級(jí)STl時(shí),掃描驅(qū)動(dòng)器10的第一級(jí)STl至第η級(jí)STn順次產(chǎn)生輸出。定時(shí)控制器30通過柵極啟動(dòng)信號(hào)線GSTL輸出柵極啟動(dòng)信號(hào)并且通過時(shí)鐘線CL將時(shí)鐘信號(hào)輸出至掃描驅(qū)動(dòng)器10。定時(shí)控制器30將數(shù)字圖像數(shù)據(jù)(DATA)和數(shù)據(jù)驅(qū)動(dòng)單元控制信號(hào)DCS輸出至數(shù)據(jù)驅(qū)動(dòng)器20。
[0042]圖4是示出了圖3的第一區(qū)域中連接至第j條掃描線和第j級(jí)的像素的實(shí)施例的等效電路圖。在圖4中示出了將掃描信號(hào)輸出至第j條掃描線Gj的第j級(jí)STj的第一子級(jí)SUBl和第二子級(jí)SUB2以及連接至第j條掃描線Gj的第一區(qū)域Al的像素P1。如圖4所示,第一區(qū)域Al中的像素Pl可以是連接至第一條數(shù)據(jù)線Dl至第i條數(shù)據(jù)線Di中的一條的像素。
[0043]在下列描述中,“前級(jí)”指位于基礎(chǔ)級(jí)以上的一級(jí)。例如,基于第j級(jí)ST (j),前級(jí)表示第一級(jí)至第j級(jí)中的任一級(jí)?!昂蠹?jí)”指位于基礎(chǔ)級(jí)以下的一級(jí)。例如,基于第j級(jí)ST (j),后級(jí)指第j+Ι級(jí)至第η級(jí)中的任一級(jí)。
[0044]首先,將詳細(xì)描述第j級(jí)STj的第一子級(jí)SUBl。時(shí)鐘端子CLK、第一至第三輸入端子IN1、IN2、以及IN3、第一電壓輸入端子Vinl和第二電壓輸入端子Vin2、以及進(jìn)位信號(hào)輸出端子Cout形成在第一子級(jí)SUBl上。
[0045]第一子級(jí)SUBl的時(shí)鐘端子CLK連接至多條時(shí)鐘線CL中的任一條。例如,第一子級(jí)SUBl的時(shí)鐘端子CLK可連接至第一時(shí)鐘線和第二時(shí)鐘線中的任一條。在這種情況下,第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)中的任一個(gè)可被輸入到第一子級(jí)SUBl的時(shí)鐘端子CLK中。第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)中的每個(gè)均可以是在柵極導(dǎo)通電壓與柵極關(guān)斷電壓之間周期性波動(dòng)的信號(hào)。此外,第二時(shí)鐘信號(hào)可以是與第一時(shí)鐘信號(hào)的相位相反的信號(hào)。因此,第一時(shí)鐘信號(hào)可被輸入至奇數(shù)級(jí)中,并且第二時(shí)鐘信號(hào)可被輸入至偶數(shù)級(jí)中。
[0046]第一子級(jí)SUBl的第一輸入端子INl連接至柵極啟動(dòng)信號(hào)線GSTL或者前級(jí)的進(jìn)位信號(hào)輸出端子Cout。在這種情況下,柵極啟動(dòng)信號(hào)或者前級(jí)的進(jìn)位信號(hào)可被輸入至第一子級(jí)SUBl的第一輸入端子INl中。例如,啟動(dòng)信號(hào)VST可被輸入至第一級(jí)STl的第一子級(jí)SUBl的第一輸入端子INl中,并且前級(jí)的進(jìn)位信號(hào)可被輸入至第二級(jí)ST2至第n+1級(jí)STn+1的第一子級(jí)SUBl的第一輸入端子INl中。在這種情況下,前級(jí)的進(jìn)位信號(hào)可以是從第j_l級(jí)STj-1的進(jìn)位信號(hào)輸出端子Cout輸出的進(jìn)位信號(hào)。
[0047]第一子級(jí)SUBl的第二輸入端子IN2連接至后級(jí)的進(jìn)位信號(hào)輸出端子。在這種情況下,后級(jí)的進(jìn)位信號(hào)可被輸入至第一子級(jí)SUBl的第二輸入端子IN2中。此處,后級(jí)的進(jìn)位信號(hào)可以是從第j+Ι級(jí)STj+Ι的進(jìn)位信號(hào)輸出端子Cout輸出的進(jìn)位信號(hào)。
[0048]第一子級(jí)SUBl的第三輸入端子IN3連接至另一后級(jí)的進(jìn)位信號(hào)輸出端子Cout。在這種情況下,后級(jí)的進(jìn)位信號(hào)可被輸入至第一子級(jí)SUBl的第三輸入端子IN3中。此處,后級(jí)的進(jìn)位信號(hào)可以是從第j+2級(jí)STj+2的進(jìn)位信號(hào)輸出端子Cout輸出的進(jìn)位信號(hào)。
[0049]第一子級(jí)SUBl的第一電壓輸入端子Vinl連接至第一低電位電壓供應(yīng)線,并且第二電壓輸入端子Vin2連接至第二低電位電壓供應(yīng)線。在這種情況下,第一低電位電壓VSSl可被輸入至第一子級(jí)SUBl的第一電壓輸入端子Vinl中,并且第二低電位電壓VSS2可被輸入至第二電壓輸入端子Vin2中。第一低電位電壓VSSl的電平可不同于第二低電位電壓VSS2的電平。通過經(jīng)驗(yàn)可以提前確定第一低電位電壓VSSl和第二低電位電壓VSS2。
[0050]第一子級(jí)SUBl的進(jìn)位信號(hào)輸出端子Cout連接至前級(jí)的第二輸入端子IN2、另一前級(jí)的第三輸入端子IN3、以及后級(jí)的第一輸入端子IN1。例如,第j級(jí)STj的第一子級(jí)SUBl的進(jìn)位信號(hào)輸出端子Cout可以連接至第j-Ι級(jí)的第二輸入端子IN2、第j-2級(jí)的第三輸入端子IN3、以及第j+Ι級(jí)的第一輸入端子IN1。在這種情況下,從第j級(jí)STj的第一子級(jí)SUBl的進(jìn)位信號(hào)輸出端子Cout輸出的進(jìn)位信號(hào)可被輸入至第j-Ι級(jí)的第二輸入端子IN2、第j_2級(jí)的第三輸入端子IN3、以及第j+Ι級(jí)的第一輸入端子INl中。
[0051]第j級(jí)STj的第一子級(jí)SUBl包括第一節(jié)點(diǎn)充電單元110、第二節(jié)點(diǎn)充電單元120、第一進(jìn)位信號(hào)輸出單元130、第一掃描信號(hào)輸出單元140、第一節(jié)點(diǎn)放電單元150、第二節(jié)點(diǎn)放電單元160、第二進(jìn)位信號(hào)輸出單元170、以及第二掃描信號(hào)輸出單元180。
[0052]第一節(jié)點(diǎn)充電單元110將第一節(jié)點(diǎn)NI充電至柵極導(dǎo)通電壓。在本發(fā)明的實(shí)施方式中,將第一節(jié)點(diǎn)NI描述為上拉控制節(jié)點(diǎn)。更具體地,第一節(jié)點(diǎn)充電單元110響應(yīng)于被輸入到第一輸入端子INl中的啟動(dòng)信號(hào)或者前級(jí)的進(jìn)位信號(hào)將第一節(jié)點(diǎn)NI充電至柵極導(dǎo)通電壓。因此,前級(jí)的進(jìn)位信號(hào)可以是從第j_l級(jí)的進(jìn)位信號(hào)輸出端子Cout輸出的信號(hào)。
[0053]第一節(jié)點(diǎn)充電單元110可包括第一晶體管Tl。第一晶體管Tl響應(yīng)于具有柵極導(dǎo)通電壓的啟動(dòng)信號(hào)或者前級(jí)的進(jìn)位信號(hào)而被導(dǎo)通,從而允許將第一節(jié)點(diǎn)NI充電至柵極導(dǎo)通電壓。第一晶體管Tl的柵電極和第一晶體管Tl的第二電極可連接至第一輸入端子INl,并且第一晶體管Tl的第一電極可連接至第一節(jié)點(diǎn)NI。在這種情況下,第一電極可以是源電極或者漏電極,而第二電極可以是不同于第一電極的電極。例如,如果第一電極是源電極,則第二電極可以是漏電極。
[0054]第二節(jié)點(diǎn)控制單元120響應(yīng)于通過時(shí)鐘端子CLK輸入的時(shí)鐘信號(hào)使第二節(jié)點(diǎn)N2充電或者放電。在本發(fā)明的實(shí)施方式中,第二節(jié)點(diǎn)N2被描述為下拉控制節(jié)點(diǎn)。
[0055]第二節(jié)點(diǎn)控制單元120可包括第二晶體管T2和第三晶體管T3。如果通過時(shí)鐘端子CLK輸入的時(shí)鐘信號(hào)是柵極導(dǎo)通電壓,則第二晶體管T2導(dǎo)通,從而使得第三節(jié)點(diǎn)N3充電至柵極導(dǎo)通電壓。第二晶體管T2的柵電極和第二電極連接至?xí)r鐘端子CLK,而第一電極連接至第三節(jié)點(diǎn)N3。
[0056]此外,如果第三節(jié)點(diǎn)N3是柵極導(dǎo)通電壓,則第三晶體管T3被導(dǎo)通,從而將第二節(jié)點(diǎn)N2控制到通過時(shí)鐘端子CLK輸入的時(shí)鐘信號(hào)的電壓電平