專利名稱:一種綜合顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明 屬于顯示裝置技術(shù)領(lǐng)域,具體涉及一種一種綜合顯示裝置。
背景技術(shù):
目前,在航天系統(tǒng)中應(yīng)用的顯示器顯示精度較低,能耗高,壽命短,最主要的缺點(diǎn)在于其接口性能差,應(yīng)用范圍小。
發(fā)明內(nèi)容
為了克服上述現(xiàn)有技術(shù)的不足,本發(fā)明的目的在于提供了一種綜合顯示裝置,具有顯示精度高,能耗低,接口性能高和壽命長(zhǎng)的特點(diǎn)。為了實(shí)現(xiàn)上述目的,本發(fā)明采用的技術(shù)方案是:一種綜合顯示裝置,包括有CPU中央處理單元,CPU中央處理單元的顯示端連有VFD顯示屏,VFD顯示屏與低電源相連,低電源的輸出端還與CPU中央處理單元相連,低電源的輸入端與高電源相連,CPU中央處理單元的連接有機(jī)組狀態(tài)/故障數(shù)據(jù)I/O接口、CAN通訊端與串口通訊端。與現(xiàn)有技術(shù)相比,本發(fā)明采用的CPU中央處理單元連接VFD顯示屏,并且設(shè)有機(jī)組狀態(tài)/故障數(shù)據(jù)I/o接口、CAN通訊端與串口通訊端,所以具有顯示精度高,和通訊傳輸效果好的特點(diǎn),由于采用5V和24V電源,所以具有能耗低的特點(diǎn)。
附圖為本發(fā)明的結(jié)構(gòu)示意圖。
具體實(shí)施例方式下面結(jié)合附圖對(duì)本發(fā)明作進(jìn)一步詳細(xì)說(shuō)明。參見(jiàn)附圖,一種綜合顯示裝置,包括有CPU中央處理單元I, CPU中央處理單元I的顯示端連有VFD顯示屏2,VFD顯示屏2與低電源6相連,低電源6的輸出端還與CPU中央處理單元I相連,低電源6的輸入端與高電源7相連,CPU中央處理單元I的連接有機(jī)組狀態(tài)/故障數(shù)據(jù)I/O接口、CAN通訊端與串口通訊端。本發(fā)明的工作原理是:
啟動(dòng)電源后,CPU中央處理單元I將檢測(cè)到的電流數(shù)據(jù)、電壓數(shù)據(jù)和頻率數(shù)據(jù)經(jīng)過(guò)處理后通過(guò)VFD顯示屏2顯示,同時(shí)CPU中央處理單元I還可以通過(guò)串口通訊5、CAN通訊4及機(jī)組狀態(tài)/故障數(shù)據(jù)I/O接口與其他設(shè)備進(jìn)行數(shù)據(jù)交換。
權(quán)利要求
1.一種綜合顯示裝置,包括有CPU中央處理單元(I ),其特征在于,CPU中央處理單元(I)的顯示端連有VFD顯示屏(2 ),VFD顯示屏(2 )與低電源(6 )相連,低電源(6 )的輸出端還與CPU中央處理單元(I)相連,低電源(6)的輸入端與高電源(7)相連,CPU中央處理單元(I)的連接有機(jī)組狀態(tài)/故障數(shù)據(jù)I/O接口(3)、CAN通訊端(4)與串口通訊端(5)。
全文摘要
一種綜合顯示裝置,包括有CPU中央處理單元,CPU中央處理單元的顯示端連有VFD顯示屏,VFD顯示屏與低電源相連,低電源的輸出端還與CPU中央處理單元相連,低電源的輸入端與高電源相連,CPU中央處理單元的連接有機(jī)組狀態(tài)/故障數(shù)據(jù)I/O接口、CAN通訊端與串口通訊端,CPU中央處理單元將檢測(cè)到的電流數(shù)據(jù)、電壓數(shù)據(jù)和頻率數(shù)據(jù)經(jīng)過(guò)處理后通過(guò)VFD顯示屏顯示,同時(shí)CPU中央處理單元還可以通過(guò)串口通訊、CAN通訊及機(jī)組狀態(tài)/故障數(shù)據(jù)I/O接口與其他設(shè)備進(jìn)行數(shù)據(jù)交換,具有顯示精度高,能耗低,接口性能高和壽命長(zhǎng)的特點(diǎn)。
文檔編號(hào)G09G3/20GK103165060SQ20111041234
公開(kāi)日2013年6月19日 申請(qǐng)日期2011年12月13日 優(yōu)先權(quán)日2011年12月13日
發(fā)明者楊顥銘 申請(qǐng)人:西安龍德科技發(fā)展有限公司